微机原理及应用习题库硬件应用设计题.docx

上传人:安*** 文档编号:18943776 上传时间:2022-06-03 格式:DOCX 页数:18 大小:111KB
返回 下载 相关 举报
微机原理及应用习题库硬件应用设计题.docx_第1页
第1页 / 共18页
微机原理及应用习题库硬件应用设计题.docx_第2页
第2页 / 共18页
点击查看更多>>
资源描述

《微机原理及应用习题库硬件应用设计题.docx》由会员分享,可在线阅读,更多相关《微机原理及应用习题库硬件应用设计题.docx(18页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、微机原理及应用习题库硬件应用设计题微机原理及应用微型计算机系统概述第一讲和第二讲微机原理及应用变量及伪指令第18讲10设变量var1的逻辑地址为0100:0000,画出下列语句定义的变量的存储分配图。VAR1DB12H,0A5H,18+20,50/3,0,1VAR2DW12H,0VAR3DDHVAR4DBABCDWABVAR5DB,VAR6DB4DUP(0FFH,)VAR7DB3DUP(55H,2DUP(77H)当前位置:文档视界微机原理及应用习题库硬件应用设计题微机原理及应用习题库硬件应用设计题10利用74LS373数据锁存器设计系统地址总线A19A0构成电路。解:根据AD15AD0、A19

2、/S6、A18/S5、A17/S4、A16/S3和ALE信号功能以及74LS373芯片引脚功能,设计的系统地址总线A19A0构成电路如下列图所示。微机原理及应用总线构造与时序第4244讲10利用74LS245数据双向缓冲器设计系统数据总线D15D0构成电路。解:根据AD15AD0、DEN和R/DT信号功能以及74LS245芯片引脚功能,设计的系统数据总线D15D0构成电路如下列图所示。15D87D0微机原理及应用总线构造与时序第4244讲10画出8086CPU工作在最小方式时的系统总线读时序图。A19/S6A16S3AD15AD0ALEM/IO地址,BHE输出地址输出数据输入状态输出BHE/S

3、7低为I/O读,高为存储器读RD微机原理及应用总线构造与时序第4244讲10画出8086CPU工作在最小方式时的系统总线写时序图。AD15AD0ALEM/IODT/RDEN地址,BHE输出地址输出数据输入状态输出BHE/S7低为I/O写,高为存储器写WRA19/S6A16S3当前位置:文档视界微机原理及应用习题库硬件应用设计题微机原理及应用习题库硬件应用设计题当前位置:文档视界微机原理及应用习题库硬件应用设计题微机原理及应用习题库硬件应用设计题当前位置:文档视界微机原理及应用习题库硬件应用设计题微机原理及应用习题库硬件应用设计题当前位置:文档视界微机原理及应用习题库硬件应用设计题微机原理及应用

4、习题库硬件应用设计题内存贮器掩膜MROM可编程PROM紫外线擦除可编程EPROM电擦除可编程E2PROM快速电擦写存储器FlashMemory非易失性NVRAM只读存储器ROM动态DRAM静态SRAM随机存取存储器RAM微机原理及应用存储器设计第4750讲10在8088CPU工作在最大方式组成的微机应用系统中,扩大设计8kB的SRAM电路,SRAM芯片用Intel6264。若分配给该SRAM的起始地址为62000H,片选信号CS1为低电平有效。请用全地址译码方法设计该SRAM存储器的片选信号构成电路。解:由于Intel6264的片容量为8k8b(8kB),因而只需要1片Intel6264存储器

5、芯片。由于Intel6264片内地址线有13根,所以8088CPU系统地址总线的低13位A12A0直接与Intel6264的片内地址引脚A12A0相连接,作片内寻址,来选择片内详细的存储单元。由于采用全地址译码,所以8088CPU系统地址总线的高7位A19A13全部参加译码,其译码输出作为存储器芯片的片选信号CS1。当CS1有效时,对应的存储器地址范围为62000H63FFFH连续的8kB存储区域。8088最大方式BUS微机原理及应用存储器设计第4750讲10在8088CPU工作在最小方式组成的微机应用系统中,扩大设计8kB的SRAM电路,SRAM芯片用Intel6264。若分配给该SRAM的

6、地址范围为00000H0FFFFH,片选信号CS1为低电平有效。请用部分地址译码方法设计该SRAM存储器的片选信号构成电路。解:由于Intel6264的片容量为8k8b(8kB),因而只需要1片Intel6264存储器芯片。而题目给出的地址范围为00000H0FFFFH,共64kB,讲明有8个地址重叠区,即采用部分地址译码时,有3条高位地址线A15、A14和A13不参加译码。IO/=0要参加译码。根据以上设计原则设计的SRAM由于8088CPU工作在最小方式,所以,M存储器的片选信号CS1构成电路如下图。8088最小方式BUS微机原理及应用存储器设计第4750讲10在某8088微处理器系统中,

7、需要用8片6264构成一个64kB的存储器。其地址分配在00000H0FFFFH内存空间,地址译码采用全译码方式,用74LS138作译码器,请画出存储器译码电路。解:根据题目已知条件和74LS138译码器的功能,设计的存储器译码电路如下列图所示。图中74LS138的每一个输出端均与一块6264芯片的片选端相连,8个输出端分别选通1个8kB的存储空间即1个6264模块,共占有64kB内存空间。00000H01FFFH02000H03FFFH04000H05FFFH06000H07FFFH08000H09FFFH0A000H0BFFFH0C000H0DFFFH0E000H0FFFFH微机原理及应用

8、存储器设计第4750讲10利用74LS688设计译码电路,输出端QP作为Intel62128SRAM的CS片选信号,分配给Intel62128的地址范围为74000H77FFFH。画出8088CPU工作在最大方式下的译码电路。解:由于Intel62128为16kBSRAM,片内寻址的地址引脚为14条,故片外寻址用于参加译码的地址线为A19A14共6根。用74LS688进行译码时,将高位地址线A19A14接在74LS688P边的P5P0,P边多余的两条线接到固定的高电平(可以以直接接到地上)。74LS688的Q边通过短路插针,接成所需编码,Q边与P边相对应的多余输入脚接成一样的高电平。根据Q边插成的二进制编码,Q5和Q1接地(低电平),其余的全接高电平。在8088CPU工作在最大方式下与系统总线相连的译码电路如下列图所示。8088最大方式微机原理及应用存储器设计

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 应用文书 > 策划方案

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁