以太网网络通讯异常的解析经过和处理方案.docx

上传人:安*** 文档编号:17773535 上传时间:2022-05-26 格式:DOCX 页数:8 大小:18.69KB
返回 下载 相关 举报
以太网网络通讯异常的解析经过和处理方案.docx_第1页
第1页 / 共8页
以太网网络通讯异常的解析经过和处理方案.docx_第2页
第2页 / 共8页
点击查看更多>>
资源描述

《以太网网络通讯异常的解析经过和处理方案.docx》由会员分享,可在线阅读,更多相关《以太网网络通讯异常的解析经过和处理方案.docx(8页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、以太网网络通讯异常的解析经过和处理方案网络转载导语:以太网频繁出现通讯异常、丢包等现象,是否会想到是硬件电路设计问题?成熟的以太网电路设计看似简单,但怎样保证通讯质量,在通讯异常时怎样快速定位问题,本文将通过实际案例来讲述网络通讯异常的解析经过和处理方案。以太网频繁出现通讯异常、丢包等现象,是否会想到是硬件电路设计问题?成熟的以太网电路设计看似简单,但怎样保证通讯质量,在通讯异常时怎样快速定位问题,本文将通过实际案例来讲述网络通讯异常的解析经过和处理方案。一、案例情况一日,核心板基于TI公司的DP83848KSQPHY芯片二次开发时搭建一路百兆以太网电路,在研发测试阶段,发现以太网电路频繁出现

2、通讯异常,表现为工作一段时间后网络自动掉线,无法重连。多台样机均表现出同样的现象,于是研开展开一系列的问题定位。二、现场排查软硬件工程师开场各自的问题定位,这里那么谈谈硬件问题定位。1.电源电路测试首先先确定电源电路情况,测试PHY芯片工作时和通讯异常时的供电电源的电压,电源电压稳定,无跌落,电平为3.3V;其次测试纹波噪声,测试结果也知足要求。电源电路影响暂可以排除。2.原理图检查:然后从原理图下手,检查PHY芯片的外围电路和对照处理器的引脚顺序,如图1所示,外围电路接线无误,设计符合设计标准。继续检查以太网的变压器电路,如图2所示,该电路也符合设计标准。原理图设计根本可以排除。图1PHY芯

3、片外围电路图图2变压器外围电路图3.样机电路测试时钟信号测试:时钟信号幅值、频率、上升下降时间、占空比等参数均知足要求。时序测试:数据信号和控制信号的时序裕量均知足手册要求。数据信号波形测试:在信号测试时,发现PHY芯片的数据信号和控制信号有异常的波形,如下列图3、4所示:图3RMII_RXD信号图4RMII_TXD信号图5PHY芯片的IO参数信息图6处理器芯片的IO参数信息从图3和图4可以看出,处理器与PHY端之间的数据信号出现信号完好性问题-反射,均存在振铃和过冲问题,且过冲的幅值已超出芯片可承受范围(芯片与处理器的以太网IO均为3.3V供电),可能会导致IO口永久性的损坏,且易产生EMI

4、问题。于是查看原理图设计,发现信号线和控制线上均没有串接电阻,同时PCB上单端信号线没有做等长和50的阻抗,信号传输经过中感受到阻抗突变,导致信号产生反射,继而产生过冲和振铃现象。4.以太网差分电路差分电路的测试主要是通过物理层一致性测试,通过一致性测试评估差分信号的信号质量。本次测试的目的是为了进一步分析差分信号的设计是否知足要求。测试结果如下:图7物理层一致性测试结果图8以太网眼图模板测试结果从图7和图8可以看出,物理层一致性测试结果为Fail,测试不通过的项主要是以太网眼图模板测试、负过冲测试、边沿对称度测试。从图8的测试结果可以看出,差分信号的幅值已经超出标准值,已经触碰到眼图模板。差

5、分信号的幅值过大,可能是由于信号的反射导致。变压器是串联在差分信号线上的用于隔离的器件,引脚就会产生寄生参数,也会产生阻抗突变,所以也是需要进展考虑的一个方面。于是先排除变压器的影响,通过更换一个不同型号的变压器,输出的结果并没有太大的差异。继续着手分析传输线的阻抗。PCB的阻抗又可以从两方面进展分析。一是走线的阻抗,二是信号线上的匹配电阻。首先从PCB走线的阻抗进展分析,以太网的差分信号是有差分100阻抗要求,本次采用的是E5071C网络分析仪进展测试,测试结果如图9所示:图9差分信号PCB走线阻抗测试结果从图9看出,差分信号的PCB走线阻抗最大值为109,最小值为100,存在这个偏向的原因

6、是在于差分信号线上的保护器件和匹配电阻,有器件必然就会产生焊盘,所以导致实测值与理论值偏向10也是有可能的,由于在PCB设计阶段要求差分信号的走线阻抗为100,走线阻抗最大允许偏向10%,所以实测根本能知足设计要求。差分信号的阻抗根本符合要求,继续进展下一项分析。其次从信号线上的匹配电阻进展分析。由于百兆以太网的PHY芯片到变压器之间的差分线上有一个49.9的电阻进展匹配走线,如图10所示。同时隔离变压器的中间抽头具有“BobSmith终接,通过75电阻和1000pF电容接到机壳地。然而查阅DP83848KSQ芯片的手册,如图11所示,提到匹配电阻有Layout要求:49.9电阻和0.1uF退

7、偶电容必须靠近PHY端放置。图10DP83848KSQ芯片差分接口设计图图11DP83848KSQ芯片Layout指南于是查看PCB布局,结果发现实际的布局将电阻电容放置在靠近变压器的一侧。手册固然没有描绘到该电阻放置错误会有什么影响,于是通过飞线的方法,把电阻电容放置在PHY端,再结合数据线和控制线的反射问题,在信号线的源端串联一个33的电阻,检查无误后,上电进展一致性测试,最终测试结果为Pass,测试结果如图12、13所示,从图12可以看出,整改后的眼图模板测试比整改前的要好,各项测试数据也知足要求。同时也进展通讯稳定性测试,最终通讯测试48h后,以太网无掉线现象,同时丢包率为0%。测试无

8、误后,重新进展原理图设计,在信号线和控制线上参加串阻。PCB设计方面,数据线做单端50阻抗匹配,把49.9的电阻和0.1uF电容靠近PHY端放置,差分信号线做100阻抗。重新拿到样机后进展网络通讯,连续通讯三天后无掉线现象,同时丢包率也知足要求,问题解决。整改后的PCB布局及走线如图14、15、16所示。图12整改后的以太网眼图波形图13整改后的以太网一致性测试结果5.整改后的PCB布局及走线图图14整改后PHY端数据信号走线及端接电阻布局图15整改后PHY与变压器端的PCB布局图图16整改后变压器与RJ45端的PCB布局图三、设计总结在本次以太网通讯异常问题定位时,总结了以下几点考前须知:

9、(1)PCB走线越短越好; (2)以太网PHY和处理器端的数据线和控制线留意阻抗匹配,防止反射。由于信号在传输经过中感受到阻抗不匹配时,轻易产生反射,同时驱动才能过大时也会轻易产生反射。在原理图设计时,假设无法预测PCB走线长度,建议在信号线和控制线的源端串联一个2233的小电阻,且信号线等长和做单端50阻抗处理; (3)PHY端差分信号线上的49.9匹配电阻根据手册要求放置,尽量靠近PHY端放置; (4)差分信号线需要做差分100的阻抗,同层走线,建议采用4层板PCB; (5)变压器需靠近RJ45端放置; (6)“BobSmith终接需靠近变压器端放置。成熟的以太网电路设计看似简单,但怎样保证通讯质量,硬件设计也尤为重要。一个很小的降低本钱的考虑,可能问题就会在量产时被无限放大,最终面临的是硬件改版、人力投入、本钱增加、工程延期。在设计前期把这些问题考虑进去,就可以防止不必要的问题发生。图17工业品质的M1052跨界核心板

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 技术资料 > 技术方案

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁