计算机接口技术总复习题及答案.doc

上传人:豆**** 文档编号:17272618 上传时间:2022-05-23 格式:DOC 页数:27 大小:623KB
返回 下载 相关 举报
计算机接口技术总复习题及答案.doc_第1页
第1页 / 共27页
计算机接口技术总复习题及答案.doc_第2页
第2页 / 共27页
点击查看更多>>
资源描述

《计算机接口技术总复习题及答案.doc》由会员分享,可在线阅读,更多相关《计算机接口技术总复习题及答案.doc(27页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、【精品文档】如有侵权,请联系网站删除,仅供学习与交流计算机接口技术总复习题及答案.精品文档. 计算机接口技术总复习题及答案1章练习题一单项选择题1 8086微处理器可寻址访问的最大I/O空间是( )。 1KB 64KB 640KB 1MB2.CPU的控制总线提供( )。 数据信号流 所有存储器和I/O设备的时序信号及控制信号来自I/O设备和存储器的响应信号 前面和两项3. CPU的数据总线提供( )。 数据信号流 所有存储器和I/O设备的时序信号及控制信号来自I/O设备和存储器的响应信号 地址信号流4. CPU的地址总线提供( )。 数据信号流 所有存储器和I/O设备的时序信号及控制信号来自I

2、/O设备和存储器的响应信号 地址信号流5. CPU在执行OUT DX,AL指令时,CPU往控制总线上送出的有效信号是( )。 6. CPU在执行OUT DX,AL指令时,CPU往地址总线上送出的有效信号是( )。 DX寄存器所存放的地址 AL寄存器所存放的数据 7. CPU在执行OUT DX,AL指令时,CPU往数据总线上送出的有效信号是( )。 DX寄存器所存放的地址 AL寄存器所存放的数据 8. 8086 CPU寄存器中,能在操作数内存寻址时用作地址寄存器的是( )。 AX BX CX DX9. 8086CPU在作外设输入时,控制信号M/ ,DT/必须是( )。 11 00 01 1010

3、. 8086CPU基本总线周期中,地址信号在( )时间发生。 T1 T3 T2 T411. 8086CPU在作总线操作时,遇到READY=L后可插入( )。 1个等待周期 等待周期个数由具体情况所定 2个等待周期 3个等待周期12. 8086系统中,SP( )。只能指向奇地址单元 只能指向偶地址单元 最好指向偶地址单元 最好指向奇地址单元13. 8086 系统配置在最大方式比最小方式增加的一片专用芯片是( )。 总线驱动器74LS245 总线锁存器74LS373 总线控制器8288 中断控制器825914. 8086/8088CPU读总线周期中,T1T4期间一直保持有效的信号是( )。 M/

4、ALE15. 外总线(E-BUS)又称( )。 微机总线 通信总线 系统总线 板级总线168086/8088CPU最大方式下,读写存储器控制信号是( )。、 和M/ 、 , 17. 8086/8088CPU读写奇存储体1个字节时, A0是( )。 1,0 0,1 0,0 1,118. 8086的读周期时序在()时钟周期时,数据总线上有一段高阻态(浮空状态)。T1T2 T3T419. 8086输出周期中必须提供高电平“1”的控制信号是( )。 DT/ M/20. 8086写端口周期中必须提供低电平“0”的控制信号是()。 DT/ M/ 21. 8086系统配置中,用74LS245(8286)作总

5、线收发器时,必须配置的74LS245(8286)片数是( )。 1 2 3 422. 查询I/O控制方式中,CPU查询的外设状态信息是通过( )。地址总线 控制总线 数据总线中断请求线23.芯片74LS373在8086 CPU系统中用作( )。 总线驱动器 总线锁存器 总线控制器 总线仲裁器24. 当8086 CPU的RESET引脚从高电平变为低电平(即脱离复位状态)时,CPU从内存的( )单元开始执行程序。 00000HFFFFFH FFFF0H 0FFFFH25. 8086 CPU寄存器中,能在I/O寻址时用作地址寄存器的是( )。 AX BX CX DX二. 多项选择题1. PC机中的D

6、0-D7数据线是( )。 单向 双向 可向存储器传送数 可向I/O传送数据 可传送地址2. 在80868088最小方式下,可选择的必要芯片有( )。74LS373 8284 74LS245 8288 82893. 8086CPU进入中断服务程序前,CPU自动把( )压入堆栈。CS BP IP IR SP4. 8086CPU进行存储器写操作时,在总线周期的T1周期(状态)下,总线信号中( ) M/H M/L ALEHL H5. 8086CPU进行IO写操作时,在总线周期的T1周期(状态)下,总线信号中( ) M/H M/L ALEHL H6. 8086CPU的下列6种中断中,不需要进入中断响应周

7、期获取中断类型码的是( )。 INTR NMI 除法错中断 单步中断 溢出中断 断点中断7.在80868088最大方式下,可选择的必要芯片有( )。74LS373 8284 74LS245 8288 8289 8. 在8086系统中,一个总线周期可以传送( )个字节的数据。 1 2 3 4 5三填空题1. 为了提高程序的执行速度,充分使用总线,8086 CPU内部被设计成 执行单元 和总线接口单元 两个独立的功能部件。2. 8088执行存储器写时序的时候,IO/为_低_电平,DT/为_高_电平。3. 微型计算机数据总线位数取决于微处理器的_字长_。4. PC/XT机I/O端口写总线周期时序中,

8、DB线上的有效数据是CPU执行OUT指令输出到总线的数据,它从T2周期保持到_T3_周期。四简答题1. 80868088的EU与BIU各表示什么含义?各自的功能是什么?答:EU是80888088微处理器的执行部件,BIU是80888088微处理器的总线接口部件。EU的功能是执行指令,BIU的功能是使80868088微处理器与片外存储器或Io接口电路进行数据交换。2 “8086执行了一个总线周期”,是指8086做了哪些可能的操作?基本总线周期如何组成?在一个典型的读存储器总线周期中,地址信号、ALE信号、信号、数据信号分别在何时产生?答:(1)是指8086对片外的存储器或IO接口进行了一次访问,

9、读写数据或取指令。 (2)基本总线周期由4个时钟周期组成,分别记为T1,T2,T3,T4。(3)地址信号、ALE信号在T1周期内产生,信号在T2周期内产生,数据信号一般在T3内产生,若T3来不及提供数据,可在某Tw内产生有效数据。3. 简述uP,uc,ucs三者的区别。uP微处理器一般也称为中央处理单元(CPU,Central processing unit),它本身具有运算能力和控制功能。uc,微型计算机是由MP、存储器、输入/输出接口电路和系统总线构成。ucs微型计算机系统是以微型计算机为主体,配上软件系统和外部设备而构成的。4.简述80868088引脚信号HOLD、HLDA HOLD为保

10、持请求信号(输入),当外部逻辑把HOLD引脚置为高电平时,8086在完成当前总线周期以后让出总线控制权。 HLDA为保持响应信号(输出),这是CPU对HOLD信号的响应。响应时,使HLDA输出高电平,8086的三态信号线全部处于高阻态。使外部逻辑可以控制总线。2章练习题一单项选择题1同步控制是( )。只适用于CPU控制的方式 只适用于外围设备控制的方式由统一时钟信号控制的方式 所有指令执行时间都相同的方式8086CPU标志寄存器中,IF=1表示( )。2ISA总线是( )。 8位 16位 32位 64位3.PCI总线系统采用的总线时钟可以是33MHz和66MHz,当采用66MHz总线时钟工作于

11、64位系统时,其数据传输速率为( )MB/s。 132 264 528 10564. 描述PCI总线基本概念中正确的句子是( )。PCI总线的基本传输机制是猝发式传送PCI总线是一个与处理器有关的高速外围总线PCI设备一定是主设备系统中允许只有一条PCI总线5. USB口最多可连接外设装置的个数为( )。16 64 127 2556.USB使用的连接电缆为( )。 3芯电缆 4芯电缆 5芯电缆 6芯电缆7. 目前PC机都带有USB接口,USB接口是一种( )。外设 接口电路 并行接口标准 串行接口标准8. USB支持3种总线速率:低速(1.5Mbps),全速(12Mbps)和高速(480Mbp

12、s)。USB1.1协议支持( )传输,USB2.0协议支持( )传输。 低速 全速 低速和全速 高速9. 如果要开发USB接口的外设,就必须遵循USB设备类规范中的定义。 USB设备类规范根据常用计算机外设的功能特性进行分类,为每类设备制定了与主机通信的标准。这样就使具有相同属性的不同设备可共用同一( )。驱动程序 物理通道 数据传输格式 接口电路10. USB主机控制器规范制定了USB主机的硬件接口,设计USB主机驱动程序时必须了解相应USB主机控制器的规范。目前唯一的USB2.0主机控制器的接口规范是( )。 Intel公司提出了EHCI(Enhanced Host Controller

13、Interface)标准Compaq,Microsoft等提出的OHCI(Open Host Controller Interface)标准Intel公司制定的UHCI(Universal Host Controller Interface)标准接口电路标准11. USB设备通过HUB最多可扩展( )层。6 4 8 2二. 多项选择题1. 下列属于串行通信接口标准的有( )。 PCI IDE USB RS-232C ISA2. USB口是( )。通用串行接口 并行接口 即插即用 自带电源电源最大能提供100MA电流 3. PCI总线特点有( )。支持并发工作和线性突发传送 局部总线 支持自动配

14、置 高性能,低成本,使用方便。 电源最大能提供100MA电流 4.AGP总线是( )。专用数据通道 采用DIME技术,直接访问主存。 中文全称是加速图形端口 电源最大能提供100MA电流 高性能,低成本,使用方便。 5. ISA总线是( )。62个引脚 62+36个引脚。 数据线16位,地址线24位。 称之为工业标准体系结构 即插即用。6. 下列接口标准中,哪些组是硬盘接口标准: ( ) ESA, SCSI IDE, SCSI, EIDA Uhra DMA33/66 ATA, ATAPI, USB 7. 指出下列接口中哪些属于串行总线。 ( ) RS-485 RS-232 USB IEEE 1

15、394 PCI8. USB是一种新兴的计算机外围串行通信接口标准,它克服了传统计算机串、并口的缺陷,具有( )优点,热插拔 即插即用 数据传输可靠 扩展方便 低成本9.USB规范包括3部分:( )。USB基本规范 USB设备类规范 USB主机控制器规范10. USB基本规范定义了USB总线的基本内容,包括( )等。系统结构 物理特性 机械特性 电气特性 数据传输格式11. USB总线提供USB主机和USB功能设备之间的通信服务,通常USB系统都以分层的形式来理解。从上到下,USB系统通常被定义为3层,即( )。功能层 USB设备层 USB总线接口层 系统结构12. USB协议将通信逻辑分为三层

16、,即( )。信号层 协议层 数据传输层 系统结构13.USB协议提供了4种不同的传输类型:( )。控制传输(Control) 批量传输(Bulk)中断传输(Interrupt) 实时传输(Isochronous)三填空题1. 在USB主机端,功能层由客户端软件实现;USB设备层由USB系统软件实现;USB总线接口层由USB主机控制器硬件来实现。2.在USB设备端,功能层由设备相应的功能软件实现;USB设备层则由USB逻辑设备提供硬件抽象;USB总线接口层则由USB设备控制器中的总线接口完成。3. 控制传输用来对设备进行初始化和配置管理。它是每个USB系统所必须支持的传输方式,每个USB系统在工

17、作之前,都要利用控制传输进行初始化和配置功能设备。4.批量传输用于大块数据进行无错传输。只能在全速和高速模式下使用,适用于大量数据的不连续传输。5.中断传输用于传输总线中的中断信号相关数据。6.实时传输用来传输音频或视频数据。它并不保证数据的完整性,用于那些可以牺牲数据完整性来保证数据实时性的场合。3章练习题一单项选择题1当8086/8088访问300H端口时,采用( )寻址方式。 直接 立即 寄存器DX间接 相对2. 8086CPU响应可屏蔽INTR中断时,CPU( )。 执行一个中断响应周期 执行两个连续的中断响应周期 执行两个中断响应周期,其间有3个Ti (空闲周期) 不执行中断响应周期

18、3. CPU与I/O接口电路数据交换方式为( )。 并行 串行 并行或串行 位传送4.在各种输入/输出传输控制方式中,硬件电路最简单的是( )。 无条件传送 程序查询方式 程序中断方式 DMA方式5.在内存和I/O间进行大量数据传送时,传送速度最快的传送方式是( )。无条件传送方式 DMA传送方式 查询传送方式 中断传送方式6.采用条件传送方式时,必须要有( )。 中断逻辑 请求信号 状态端口 类型号7传送数据时,占用CPU时间最长的传送方式是( )。 查询 中断 DMA 无条件传送8.把来自CPU或者外设的数据进行缓冲和锁定的端口称为( )。 数据端口 状态端口 控制端口 控制与状态端口9.

19、 用以存放CPU发来的命令。以便控制接口和外设的操作,这种端口称为( )。 数据端口 状态端口 控制端口 传送端口10.在程序控制传送方式中,哪种传送可提高系统的工作效率( )? 无条件传送 查询传送 中断传送 前三项均可11.接口电路中,一般有( )端口,才能满足和协调外设工作要求。数据 数据、控制 数据、控制、状态 控制、状态12.在查询传送方式中,CPU要对外设进行读出或写入操作前,必须先对外设( ) 发控制命令 进行状态检测 发I/O端口地址发读/写命令13. 所谓“端口”是指一些可以由CPU读或写的( ) RAMROM 寄存器缓冲器14.在I/O端口中,由于外设和CPU的速度不一致,

20、通常在I/O逻辑中选用()器件完成数据传送功能。 缓冲器 锁存器 译码器 移位器15.当CPU与打印机以程序查询方式传送数据时,CPU大部分时间用于( )。读取判断打印机状态 向打印机传送数据 CPU停机 CPU执行运算指令16. 当采用()对外设进行编址情况下,不需要专门的I/O指令组。 统一编址法 独立编址法 两者都是 两者都不是二. 多项选择题1. 下列输入/输出控制方式中属于CPU程序控制传送方式的是( )。 无条件传送方式 查询传送方式 中断传送方式 DMA传送方式 通道传送方式2. 外设接口电路的功能有( )。 提供数据缓冲 提供时钟信号 速度协调 实现信号转换 提供联络信号三填空

21、题1. 在存储器系统中,实现片选控制的方法有三种,它们是全译码法、_部分译码法_和_线选法_。2. 独立I/O编址方式是将I/O端口和_内存单元 _分开处理,I/O访问有专门的指令。四分析、设计题1.主机与外设之间信息传送的控制方式有哪几种?采用哪种方式CPU效率最低?2.图示电路是PCXT系统板上的接口控制电路的端口地址译码电路。写出8259,8253,8255,8237的端口地址范围。答:8259的端口地址范围:20H3FH8253的端口地址范围:40H5FH8255的端口地址范围:60H7FH8237的端口地址范围:00H1FH3用门电路完成下图所示电路设计,产生端口地址为24CH24F

22、H.4.计算地址:4章练习题 一单项选择题1 对可编程接口芯片进行读写操作的必要条件是( )。 =L =L =L =L 或 =L2.8255A的PA口工作在方式2,PB口工作在方式1时,PC口( )。 用作两个4位I/O口 部分引脚作联络,部分引脚作I/O全部引脚均作联络信号 作8位I/O端口,引脚都为I/O线3 如果8255A的PA口工作于方式2,PB口可工作于哪种工作方式( )。 方式0 方式1 方式 2 方式0或方式14 若采用8255A的PA口输出控制一个七段LED显示器,8255A的PA口应工作于( )。 方式0 方式1 方式 2 前面三种中任一种工作方式5当8255A的PA口工作于

23、方式1时,对PC4置位,其作用是( )。 启动输入 开放输入中断 允许输入 停止输入6 8255端口A工作在方式2, 其端口功能是( )。双向 输出 输入 传送7读8255的B口时、为( )。01010 00010 01100 101108. 8255A芯片的地址线A1,A0分别接8086的A2,A1,8086芯片的A0参予8255A的片选译码,接到74LS138的。该接口芯片初始化指令为OUT8EH,AL则8255A的PA口地址为()8CH 88H 89H 8AH9. 8255工作在方式1输入时,将端口C的PC4置位,应执行()操作。 10010000端口C 00001001端口C 0000

24、1001控制口 00001000控制口10. 8255A的INTE=1允许中断,要使INTE=1,实现方法为( )。外部脉冲 由相应的中断指令 由内部电路固定配搭的 由端口C的按位置“1”/置“0”的控制字118255A 工作于方式2时,A口可作双向传输,C口的PC7 PC3为A口提供控制线和状态线,该控制线和状态线( )。由编程初始化决定 由硬件连接决定 固定配搭 可由程序改变的12.并行接口芯片8255A工作在方式1输出时,它与外设的联络信号是( )。和IBF 和 和和二. 多项选择题18255的Pc端口可作( )。 一个8位I/O 两个4位I/O 全部联络线 部分联络线,部分I/O 部分

25、联络线与一个8位I/O2.向8255A的端口A写入数据时,下列引脚中信号为“0”的有( )。 A1 A0三填空题1. CPU与外设交换信息包括数据信息、状态信息和 控制信息 ,这三种信息通常都是通过CPU的 数据总线来传送的。 2. 8255A有三个8位并行端口PA、PB和PC,通常PC用作 控制 信息端口。3.8255A工作在方式1输入时,通过信号 IBF 标识端口已经准备好了向C PU输入的数据。8255A可允许中断请求的工作方式有 方式1 和 方式2 。 4接口芯片中控制信号的意义是 片选, 的意义是 读端口 ,的意义是 写端口 。5 接口芯片中数据总线缓冲器的作用是 使快速CPU和慢速

26、外设协调工作 。四 简答题1. 8255A工作于方式2,采用中断传送,CPU如何区分输入中断还是输出中断?答 高电平无效时,是输出中断。IBF高电平有效时,是输入中断。2. 对可编程I/O接口进行初始化时,往往通过一个口地址写入几个控制字,如何保证控制字正确写入 ?试分别举例说明。答: 按特征位区分。如8255的控制字按顺序区分。如8259的控制字3. 试说明8255A在方式1输出时的工作过程。答: 输出过程是由CPU响应中断开始,在中断服务程序中用OUT指令通过8255A向外设输出数据,发出信号;的上升沿清除INTR中断请求信号,且使=“L”(有效),通知外设取数;当外设接收数据后,发出应答

27、信号,一方面使=“H”(无效),另一方面在信号的上升沿使INTR=“H”(有效),以此向CPU发出新的中断请求,开始下一轮输出。4. 简述 8255A在方式1下的输入过程。答 方式1的输入过程如下(A口):当外设准备好数据,把数据送给8255A的同时,送来一个选通信号。8255A的A口数据锁存器在下降沿控制下将数据锁存。8255A向外设送出高电平的IBF,表示锁存数据已完成,暂时不要再送数据。如果PC4=1(INTEA=1),这时就会使INTR变成高电平输出,向CPU发出中断请求。CPU响应中断,执行IN指令把数据读走,信号的下降沿清除中断请求,而结束时的上升沿则使IBF复位到零。外设在检测到

28、IBF为低电平后,可以输入下一个字节。5. 扼要说明8255A工作于方式0和方式1时的区别。答 8255A工作于方式0是基本I/O方式,无联络线;方式1是选通I/O方式,有固定联络线。五分析、设计题1. 8255口地址为84H87H,编写程序段让Pc5发出一个宽度为4ms的负脉冲。4ms的时间用延时子程序DELAY获得。 MOV AL,80H OUT 87H,AL MOV AL,0BH OUT 87H,ALMOV AL,0AH OUT 87H,ALCALL DELAYMOV AL,0BH OUT 87H,AL2. 编写程序,要求K断开时,8个LED全部熄灭;K闭合时,8个LED以0.5秒的时间

29、间隔从上至下轮流点亮,且不断循环。8255的口地址是220H223H。请在程序中空缺部分填上正确内容。MOVBL, FEH ;轮流点亮LED初始状态MOVDX, 223H ; 8255初始化MOVAL, 90H OUTDX, AL MOVDX, 221H MOVAL, FFH ;8个LED全部熄灭OUTDX,ALL:MOVDX, 220H INAL, DX ;查K是否闭合SHRAL, 01H JC LMOVDX, 221H MOVAL, BL ;轮流点亮LEDSHLBL, 01HL1: OUTDX, AL CALL DELAY ;延时 0.5秒JMP L 3 下图中8255口地址为A0HA3H

30、,编写程序,要求记录K按下的次数,并将按下次数存入内存BUFFER中(按下次数少于256次)。请在程序中空缺部分填上正确内容(初始化时无关项置0)。MOVAL, 90H OUT A3H , AL; 8255初始化MOVDL,0L0: INAL, A0H ;查K是否按下TEST AL, 01 JNZ L0 INC DL ;记录K按下的次数MOV BUFFER ,DLCALL DELAY L1: INAL, A0H ;查K是否释放TEST AL, 01 JZ L1 JMP L0 4. 8255A用作发光二极管L0,L1,L2和开关K0,K1,K2的接口如图所示。 计算8255A的端口地址 说明82

31、55A的PA口和PB口工作于哪种工作方式(方式0,方式1还是方式2)? 编写控制程序段,检测开关K0,K1,K2全部闭合时,发光二极管L0,L1,L2全亮,否则全灭。(初始化时无关项置0)。答: 8255A的端口地址:16CH16FH8255A的PA口和PB口工作于方式0编写控制程序段:MOVDX,16FH ; 8255初始化MOVAL,82H OUTDX, ALMOVDX, 16CH MOVAL,FFH OUTDX, AL L: MOVDX,16DHINAL,DX ;ANDAL,07HCMP AL,00H JNZ L MOVDX, 16CH MOVAL,F8H OUTDX, ALCALL D

32、ELAY ;延时 0.5秒JMP L 5章练习题一单项选择题1. 与并行通信相比,串行通信适用于( )情况。 远距离传送 快速传送 近距离传送 传送信号要求高2. 当芯片8251的0 O,l时,则( )允许8251接受CPU的命令字 8251向CPU送状态字CPU往8251送数据 8251向CPU送数据 3. 设串行异步通信时,数据传送的速率是400字符秒,每个字符为12位二进制数据,则传送的波特率是( ) 12000 2400 4800 9600 4串行接口芯片8251A( )。 只能作异步传送 只能作同步传送 既能作异步传送又能能作同步传送 可作并行传送5串行接口中,并行数据和串行数据的转

33、换是用( )来实现的。 数据寄存器 移位寄存器 锁存器 A/D转换器6串行异步通信的实现必须做到( )。通信双方有同步时钟传送,以实现同步一块数据传送结束时,用循环冗余校验码进行校验以字符为传送信息的单位,按约定配上起始位、停止位和校验位块与块之间用同步字符01111110隔开7在异步串行通信中若要传送扩展ASCII码,则异步串行码字符格式第8位数据( )。 不传送 恒为0 恒为1 为有用数据8RS-232C标准电气特性规定逻辑“0”电平为( )。 00.4V 00.8V -3 -15V +3+15V9在下列总线中,( )是一种串行总线接口。 PC/XT USB PCI ISA10在异步串行通

34、信中,波特率是指( )。 每秒钟传送的二进制位数 每秒钟传送的字节数 每秒钟传送的字符数 每秒钟传送的数据帧数11. RS-232C是一个( )标准。 片总线 内总线 串行通信 电流环128251A异步工作,其数据格式中有8位数据位,1位偶校验位,2位停止位。要求每秒 传送1600个字符,需选用传送速率为( )。9600波特 17600波特 19200波特 12800波特13 上题中若波特率系数等于16,则发送时钟或接收时钟频率是( )。9.6 KHz 307.2 KHz 192 KHz 153.6KHz14. CPU送给8251A的并行数据,由( )串行发送给外设的.TXD端 RXD端 RXC端 TXC端 15. 下列不属于UART通信错误标志的是()。奇偶错误 帧错误 溢出错误 循环错误16.同步串行通信与异步串行通信比较,以下说法错误的是( ) 异步通信按字符成帧,同步通信以数据块成帧 异步通信对时钟要求不太严格,同步通信收发双方对时钟严格要求同步 异步通信可以无校验,同步通信必须有校验 异步通信传输数据的效率比同步通信高17异步通信中相邻两个字符之间间隔可以是( )。 一个字符 任意长度字符 不允许有间隔 二个字符188251的、为( ),表示CPU读输入的数据。0010 1100 0110 101019.

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 小学资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁