《实用电工电子技术基础检测模块八检测题(答案).pdf》由会员分享,可在线阅读,更多相关《实用电工电子技术基础检测模块八检测题(答案).pdf(7页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、实用电工电子技术基础检测模块八检测题(答案)请勿盗版 尊重作者 模模块块八八 检测题检测题答案答案(一一) 填空填空题题: :1触发器的逻辑功能通常可用 、 、 和 等多种方法进行描述。(功能真值表,逻辑函数式,状态转换图,时序波形图 )2组合逻辑电路的基本单元是 ,时序逻辑电路的基本单元是 。(门电路,触发器 )3 触发器具有“空翻”现象,且属于 触发方式的触发器;为抑制“空翻”,人们研制出了 触发方式的JK触发器和D触发器。(钟控RS,电平,边沿)4JK触发器具有 、 、 和 四种功能。欲使JK触发器实现的功能,则输入端J应接 ,K应接 。nnQQ1(置0 ,置1 ,保持,翻转 ,1 ,1
2、 )5同步RS触发器的状态变化是在时钟脉冲 期间发生的,主从RS触发器的状态转变是在时钟脉冲 发生的。(CP=1, 下降沿)6时序逻辑电路按各位触发器接受 信号的不同,可分为 步时序逻辑电路和 步时序逻辑电路两大类。在 步时序逻辑电路中,各位触发器无统一的 信号,输出状态的变化通常不是 发生的。(时钟脉冲控制,同,异,异,时钟脉冲控制,同一时刻)7分析时序逻辑电路时,首先要根据已知逻辑的电路图分别写出相应的 方程、 方程和 方程,若所分析电路属于 步时序逻辑电路,则还要写出各位触发器的 方程。(驱动,输出,次态,异,时钟脉冲)实用电工电子技术基础检测模块八检测题(答案)请勿盗版 尊重作者 8寄
3、存器可分为 寄存器和 寄存器,集成74LS194属于 移位寄存器。用四位移位寄存器构成环行计数器时,有效状态共有 个;若构成扭环计数器时,其有效状态是 个。(数码,移位,双向,4 ,8 )974LS194是典型的四位 型集成双向移位寄存器芯片,具有 、并行输入、 和 等功能。(TTL,左移和右移,保持数据 ,清除数据 )10 逻辑图输入端子有圆圈的表示 触发,输出端子有圆圈的表示 ;不带三角符号的表示 方式,带三角符号的表示 方式;带三角符号及圆圈的表示 触发,有三角符号不带圆圈的表示 触发。( (低电平,“非”,电位触发,边沿触发方式,下降沿,上升沿)(二)(二) 判断判断题题( 错 )1基
4、本的RS触发器具有“空翻”现象。 ( 错 )2钟控的RS触发器的约束条件是:RS=0。 ( 对 )3主从型JK触发器的从触发器开启时刻在CP下降沿到来时。 ( 错 )4触发器和逻辑门一样,输出取决于输入现态。 ( 对 )5D 触发器的输出总是跟随其输入的变化而变化。 ( 错 )6凡采用电位触发方式的触发器,都存在“空翻”现象。 ( 对 )7集成计数器通常都具有自启动能力。 ( 对 )8使用3个触发器构成的计数器最多有8个有效状态。 ( 错 )9同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。 ( 对 )10利用集成计数器芯片的预置数功能可获得任意进制的计数器。 ( 对 )11555定时器可
5、以组成产生脉冲和对信号整形的各种单元电路。 ( 错 )12逻辑图中带三角符号的表示电位触发方式。 (三)(三)选择题选择题1仅具有置“0”和置“1”功能的触发器是( C )。A、基本RS触发器 B、钟控RS触发器 C、D触发器 D、JK触发器2由与非门组成的基本RS触发器不允许输入的变量组合为( A )。RS 实用电工电子技术基础检测模块八检测题(答案)请勿盗版 尊重作者 A、00 B、01 C、10 D、113钟控RS触发器的特征方程是( D )。A、 B、 C、 D、n1nQRQn1nQSQn1nQSRQnnQRSQ14仅具有保持和翻转功能的触发器是( B )。A、JK触发器 B、T触发器
6、 C、D触发器 D、T触发器5触发器由门电路构成,但它不同门电路功能,主要特点是( C )A、具有翻转功能 B、具有保持功能 C、具有记忆功能6TTL集成触发器直接置0端和直接置1端在触发器正常工作时应( C DRDS)A、=1,=0 B、=0,=1 C、保持高电平“1” D、保持低电平“0”DRDSDRDS7按触发器触发方式的不同,双稳态触发器可分为( C )A、高电平触发和低电平触发 B、上升沿触发和下降沿触发C、电平触发或边沿触发 D、输入触发或时钟触发8为避免“空翻”现象,应采用( B )方式的触发器。A、主从触发 B、边沿触发 C、电平触发 D、上述均包括9为防止“空翻”,应采用(
7、C )结构的触发器。A、TTL B、MOS C、主从或维持阻塞10描述时序逻辑电路功能的两个必不可少的重要方程式是( B )。A、次态方程和输出方程 B、次态方程和驱动方程 C、驱动方程和时钟方程 D、驱动方程和输出方程11四位移位寄存器构成的扭环形计数器是( B )计数器。A、模4 B、模8 C、模1612能用于脉冲整形的电路是( C )。A、双稳态触发器 B、单稳态触发器 C、施密特触发器(四)(四)简简述述题题1触发器和门电路有何联系和区别?在输出形式上有何不同?分别为哪种电路的基本单元?答:门电路的输出仅取决于其输入,触发器的输出不仅与输入现态有关,而且还与原来输出状态有关,即具有记忆
8、性。门电路的输出只有一个,触发器的输实用电工电子技术基础检测模块八检测题(答案)请勿盗版 尊重作者 出是互非的两种状态。时序逻辑电路的基本单元是触发器,组合逻辑电路的基本单元是门电路。2何谓“空翻”现象?抑制“空翻”可采取什么措施?答:所谓“空翻”,是指触发器在一个CP脉冲为1期间输出状态发生多次变化的现象。抑制“空翻”的最有效方法就是选用边沿触发方式的触发器。3触发器有哪几种常见的电路结构形式?它们各有什么样的动作特点?答:触发器常见的电路结构形式有两个与非门或两个或非门构成的基本RS触发器、由基本RS触发器和导引门构成的钟控RS触发器、主从型JK触发器以及维护阻塞D触发器等。基本RS触发器
9、的输出随着输入的变化而变化,电平触发;钟控RS触发器是在CP=1期间输出随输入的变化而变化;主从型JK触发器在时钟脉冲下降沿到来时触发;维持阻塞D触发器是在时钟脉冲上升沿到来时刻触发。4试分别写出钟控RS触发器、JK触发器和D触发器的特征方程。答:钟控RS触发器的特征方程:,SR=0(约束条件);)(1P 1CQRSQnnJK触发器的特征方程:; D触发器的特征方程:Q n +1= D n。nnnQKQJQ15说明同步时序逻辑电路和异步时序逻辑电路有何不同?答:同步时序逻辑电路的各位触发器是由同一个时钟脉冲控制的;异步时序逻辑电路的各位触发器的时钟脉冲控制端各不相同,状态发生变化的时间通常也不
10、相同。6试述时序逻辑电路的分析步骤。答:时序逻辑电路的一般分析步骤通常为:确定时序逻辑电路的类型。根据已知时序逻辑电路,分别写出相应的驱动方程、次态方程、输出方程,当所分析电路属于异步时序逻辑电路,还需要写出各位触发器的时钟方程。根据次态方程、时钟方程或输出方程,填写状态转换真值表或状态转换图。根据分析结果和转换真值表,得出时序逻辑电路的逻辑功能。7何谓计数器的自启动能力?答:所谓自启动能力:指时序逻辑电路中某计数器中的无效状态码,若在开机时出现,不用人工或其它设备的干预,计数器能够很快自行进入有效循环体,使无效状态码不再出现的能力。8施密特触发器具有什么显著特征?主要应用有哪些?实用电工电子
11、技术基础检测模块八检测题(答案)请勿盗版 尊重作者 答:施密特触发器的显著特征有两个:一是输出电压随输入电压变化的曲线不是单值的,具有回差特性;二是电路状态转换时,输出电压具有陡峭的跳变沿。利用施密特触发器的上述两个特点,可对电路中的输入电信号进行波形整形、波形变换、幅度鉴别及脉冲展宽等。(五)分析(五)分析计计算算题题1已知TTL主从型JK触发器的输入控制端J和K及CP脉冲波形如题(五)1图所示,试根据它们的波形画出相应输出端Q的波形。CPJKQ题(五)1图 检测题(五)1波形图2电路及时钟脉冲、输入端D的波形如题(五)2图所示,设起始状态为“000”。试画出各触发器的输出时序图,并说明电路
12、的功能。1J1K1Q1Q2J2K2Q2Q3J3K3Q3Q1Q2Q3QDCPCPD1Q2Q3Q题(五)2图 检测题(五)2逻辑图和波形图解:分析:(1)电路为同步的米莱型时序逻辑电路;(2)各触发器的驱动方程:J1=D K1= J2=Q1n K2= J3=Q1n K3=DnQ1nQ2各触发器的次态方程: nnDQ11nnQQ112nnQQ213(3)根据上述方程,写出相应的逻辑功能真值表:CPDQ1n Q2n Q3nQ1n+1 Q2n+1 Q3n+1实用电工电子技术基础检测模块八检测题(答案)请勿盗版 尊重作者 100 0 00 0 0210 0 01 0 0301 0 00 1 0400 1
13、00 0 1500 0 10 0 0从功能真值表中可看出,该电路属于右移移位寄存器。其时序逻辑图如图中红笔示。3. 对题(五)3图所示时序逻辑电路进行分析,写出其功能真值表。1J1K1Q1Q2J2K2Q2Q3J3K3Q3Q&1Q2Q3QCPDR题(五)3图 检测题(五)3逻辑图分析:此电路各位触发器的CP脉冲不同,因此是异步时序逻辑电路,因为没有其它输入,因此判断为莫尔型异步时序逻辑电路。(1)各位触发器的驱动方程: 31QJ 11K12J12K213QQJ 13K(2)各位触发器的次态方程: 1311QQQn212QQn32113QQQQn(3)各位触发器的时钟方程: CP1=CP CP2=
14、Q1 CP3=CP(4)根据上面各方程列出逻辑电路的状态转换真值表CP1CP2CP3Q3n Q2n Q1nQ3n+1 Q2n+1 Q1n+1110 0 00 1 1220 1 11 1 0331 1 00 0 0440 0 00 0 1550 0 10 1 0660 1 00 1 1实用电工电子技术基础检测模块八检测题(答案)请勿盗版 尊重作者 770 1 11 0 0881 0 00 0 04. 写出题(五)4图所示各逻辑电路的次态方程。D11CD11CD11CCPCPCPAJ11C1C1CCPCPCP1K1J1K1J1K1QQQQQQ(a)(b)(c)(d)(e)(f)题(五)4图 检测题
15、(五)4逻辑图解:(a)图: (b)图: (c)图:AQn1nnDQ1nnQQ1(d)图: (e)图: (f)图:nnQQ1nnQQ1nnQQ15题(五)5图所示为维持阻塞D触发器构成的电路,试画出在CP脉冲下Q0和Q1的波形。D11CD11CCP1Q0QQQ题(五)5图 检测题(五)5逻辑图解:Q0n+1=,Q1n+1=,设触发器初态为00,各位触发器在CP上升沿触发nQ0nQ1。显然在每一个CP脉冲上升沿到来时,触发器Q0状态就翻转一次,而触发器Q1的状态翻转发生在Q0由0到1时刻。6试用74LS161集成芯片构成十四进制计数器。要求采用反馈预置法实现。解:用74LS161集成芯片构成十二进制计数器的电路如下图所示: