第十三章 触发器与时序逻辑电路课件.ppt

上传人:春哥&#****71; 文档编号:15252592 上传时间:2022-05-12 格式:PPT 页数:52 大小:1.41MB
返回 下载 相关 举报
第十三章 触发器与时序逻辑电路课件.ppt_第1页
第1页 / 共52页
第十三章 触发器与时序逻辑电路课件.ppt_第2页
第2页 / 共52页
点击查看更多>>
资源描述

《第十三章 触发器与时序逻辑电路课件.ppt》由会员分享,可在线阅读,更多相关《第十三章 触发器与时序逻辑电路课件.ppt(52页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、 13.1 双稳态触发器双稳态触发器 13.2 时序逻辑电路的分析时序逻辑电路的分析 13.3 集成时序逻辑器件集成时序逻辑器件第十三章触发器与时序逻辑电路第十三章触发器与时序逻辑电路 在数字电路中除了广泛采用逻辑门电路外,还经常要用到在数字电路中除了广泛采用逻辑门电路外,还经常要用到另一类具有记忆功能的电路另一类具有记忆功能的电路双稳态触发器双稳态触发器(Flip-Flop,简,简称称“触发器触发器”),触发器也是数字电路中的基本逻辑单元。,触发器也是数字电路中的基本逻辑单元。 由触发器作为核心器件构成的时序逻辑电路是数字电路的由触发器作为核心器件构成的时序逻辑电路是数字电路的重要组成部分。

2、重要组成部分。第一节第一节 双稳态触发器双稳态触发器 一、一、RS触发器触发器 (一)基本(一)基本RS触发器触发器 各种逻辑门电路是没有记忆功能的,但是,把它们作适各种逻辑门电路是没有记忆功能的,但是,把它们作适当的组合与反馈,却可以得到具有记忆功能的电路。当的组合与反馈,却可以得到具有记忆功能的电路。 (一)基本(一)基本RS触发器触发器 1. 电路组成电路组成基本基本RS触发器是一种最简单触发器是一种最简单的触发器,是构成其它形式的触发器,是构成其它形式触发器的基本部分。它由两触发器的基本部分。它由两个与非门交叉耦合连接而成个与非门交叉耦合连接而成 R和和S是信号输入端,低电是信号输入端

3、,低电平有效平有效 R为复位(或置0)端S为置位(或置1)端逻辑符号逻辑符号触发器是构成时序逻辑电路触发器是构成时序逻辑电路的基本逻辑部件。的基本逻辑部件。 它有两个稳定的状态:它有两个稳定的状态:0状态和状态和1状态;状态; 在不同的输入情况下,它在不同的输入情况下,它可以被置成可以被置成0状态或状态或1状态;状态; 当输入信号消失后,所置当输入信号消失后,所置成的状态能够保持不变。成的状态能够保持不变。信号输入端,低电平有效信号输入端,低电平有效 Q=0、Q=1的状态称的状态称0状态,状态, Q=1、Q=0的状态称的状态称1状态状态 SR QQ&R SQ10011 00R=0、S=1时:由

4、于时:由于R=0,不论原来,不论原来Q为为0还是还是1,都有,都有Q=1;再由再由S=1、Q=1可得可得Q0。即不论触发器原来处于什么状态都。即不论触发器原来处于什么状态都将变成将变成0状态,这种情况称将触发器置状态,这种情况称将触发器置0或复位。或复位。R端称为触发端称为触发器的置器的置0端或复位端。端或复位端。2、工作原理、工作原理 SR QQ&0110R SQ1 00R=1、S=0时:由于时:由于S=0,不论原来,不论原来Q为为0还是还是1,都有,都有Q=1;再由再由R=1、Q=1可得可得Q0。即不论触发器原来处于什么状态都。即不论触发器原来处于什么状态都将变成将变成1状态,这种情况称将

5、触发器置状态,这种情况称将触发器置1或置位。或置位。S端称为触发端称为触发器的置器的置1端或置位端。端或置位端。0 11 SR QQ&1110R=1、S=1时:根据与非门的逻辑功能不难推知,触发器保时:根据与非门的逻辑功能不难推知,触发器保持原有状态不变,即原来的状态被触发器存储起来,这体现了持原有状态不变,即原来的状态被触发器存储起来,这体现了触发器具有记忆能力。触发器具有记忆能力。R SQ1 000 111 1不变10 SR QQ&0011R SQ1 000 111 1不变0 0不定R=0、S=0时:时:Q=Q=1,破坏了触发器输出状态应该互补的,破坏了触发器输出状态应该互补的约定。并且由

6、于与非门延迟时间不可能完全相等,在两输入端约定。并且由于与非门延迟时间不可能完全相等,在两输入端的的0同时撤除(同时由同时撤除(同时由0变到变到1)后,将不能确定触发器是处于)后,将不能确定触发器是处于1状态还是状态还是0状态。所以触发器不允许出现这种情况,这就是基状态。所以触发器不允许出现这种情况,这就是基本本RS触发器的约束条件。触发器的约束条件。R SnQ1nQ功 能0 0 00 0 1不 用不 用不 允 许0 1 00 1 10001nQ置01 0 01 0 11111nQ置11 1 01 1 101nnQQ 1保 持现态:触发器接收输入信号之前的状态,也就是触发器原来的稳定状态。次态

7、:触发器接收输入信号之后所处的新的稳定状态。基本基本RS触发器真值表触发器真值表 Qn0001111000011011RS) ( 1)(1约束条件SRQRSQRSQnnn 触发器的特性方程就是触发器次态触发器的特性方程就是触发器次态Q Qn+1n+1与输入及与输入及现态现态Q Qn n之间的逻辑关系式之间的逻辑关系式Qn+1 的卡诺图的卡诺图特性方程特性方程基本基本RS触发器的时序图(波形图)触发器的时序图(波形图) 初初始始状状态态为为 0置置1置置0置置1保保持持保保持持互互补补已已破破坏坏(二)同步(二)同步RS触发器触发器 基本基本RS触发器的状态是直接由输入信号控触发器的状态是直接由

8、输入信号控制的。而在数字电路中,经常要求触发器按一制的。而在数字电路中,经常要求触发器按一定的时间节拍来工作。实现这一目标的触发器定的时间节拍来工作。实现这一目标的触发器称为钟控触发器,也称同步触发器称为钟控触发器,也称同步触发器 1 1、电路组成、电路组成CP(Clock Pulse)时钟脉冲时钟脉冲2.、 功能分析功能分析该触发器的特点是该触发器的特点是CP=0CP=0时,时,G G3 3、G G4 4的的输入为输入为1 1,触发器将保持不变,而,触发器将保持不变,而CP=1CP=1时,时,G G1 1的输入是的输入是S S,G G2 2的输入是的输入是R R,其功能和基本其功能和基本RS

9、RS触发器一致。触发器一致。G1 G2G3 G4S CP RS CP R&Q QS CP RS CP RQ QQ Q(a) 逻辑电路(b) 曾用符号1S C1 1RQ Q(c) 国标符号&RSCP0时,R=S=1,触发器保持原来状态不变。CP1时,工作情况与基本RS触发器相同。CP R S QnQn+1功能0 QnnnQQ1 保持1 0 0 01 0 0 101nnQQ1 保持1 0 1 01 0 1 11111nQ 置 11 1 0 01 1 0 10001nQ 置 01 1 1 01 1 1 1不用不用不允许特性特性方程方程 01RSQRSQnnCP=1期间有效期间有效状状态态转转换换真真

10、值值表表主主要要特特点点波波形形图图(1)时钟电平控制。在)时钟电平控制。在CP1期间接收输入信号,期间接收输入信号,CP0时状态保持不变,与基本时状态保持不变,与基本RS触发器相比,对触发器相比,对触发器状态的转变增加了时间控制。触发器状态的转变增加了时间控制。(2)R、S之间有约束。不能允许出现之间有约束。不能允许出现R和和S同时为同时为1的情况,否则会使触发器处于不确定的状态。的情况,否则会使触发器处于不确定的状态。C PRSQQ不不变变不不变变不不变变不不变变不不变变不不变变置置1置置0置置1置置0保保持持 二、主从二、主从JK触发器触发器 同步触发器要求同步触发器要求CP=1期间,期

11、间,R、S端的信号不能改变,若端的信号不能改变,若改变则触发器的状态有可能跟随变化,会发生在改变则触发器的状态有可能跟随变化,会发生在CP=1期间触发期间触发器产生两次或两次以上的变化,这种现象成为同步触发器的空器产生两次或两次以上的变化,这种现象成为同步触发器的空翻,使触发器不能达到真正意义上的同步。我们要寻找一种能翻,使触发器不能达到真正意义上的同步。我们要寻找一种能够克服空翻,使触发器只在要求时刻动作的触发器。够克服空翻,使触发器只在要求时刻动作的触发器。 下图是由两个同步下图是由两个同步RS触发器构成的主从触发器。下部的同触发器构成的主从触发器。下部的同步步RS触发器(由触发器(由G5

12、G8构成)称作主触发器,上部的同步构成)称作主触发器,上部的同步RS触触发器(由发器(由G1G4构成)称作从触发器。从触发器的状态端作为构成)称作从触发器。从触发器的状态端作为整个触发器的状态端。主、从触发器的时钟端分别受整个触发器的状态端。主、从触发器的时钟端分别受CP和的控和的控制。为了解除制。为了解除RS触发器的约束条件,把触发器的约束条件,把Q和反馈到和反馈到G7和和G8的输的输入端,由于入端,由于Q和的互补性这样就能保持任何时候和的互补性这样就能保持任何时候G7、G8的输出的输出不会同时为不会同时为0,因而就不会有不定状态存在了,解除了其输入信,因而就不会有不定状态存在了,解除了其输

13、入信号不能同时为号不能同时为1的约束。这时的的约束。这时的S端改称为端改称为J端,端,R端改称为端改称为K端,端,这便是主从这便是主从JK触发器。触发器。当当CP=1时,主触发器时,主触发器的状态按照的状态按照J、K以及以及Q和和Q的不同组合来置的不同组合来置0、置置1或保持原态。或保持原态。J、K的改变只影响的改变只影响 、 ,而而 、 则相当于从触则相当于从触发器的发器的S和和R。由于。由于CP=1期间,期间, 控控制从触发器,因而从触制从触发器,因而从触发器的状态不变发器的状态不变。 QQQQ0CP待等到待等到CP由由1变到变到0(俗称(俗称CP的下降沿)以后,即的下降沿)以后,即CP=

14、0, ,主触发器,主触发器的状态进入从触发器使其的状态进入从触发器使其置置0、置、置1或保持原态。或保持原态。 1CPJKQnQn+1功能说明功能说明00000101保持保持00110100置置011000111置置111110110翻转翻转主从主从JK触发器的真值表触发器的真值表JK触发器的功能口诀触发器的功能口诀 0 0 态不变态不变 1 1 态翻转态翻转 其余随其余随J变变JK触发器是一种功能触发器是一种功能最齐全的触发器。它最齐全的触发器。它可以置可以置0、置、置1、保持、保持和翻转和翻转 nnnQKQJQ1主从主从JK触发器的特性方程触发器的特性方程CP=1期间接收期间接收J、K信号

15、信号CP 时触发时触发 左图是主从左图是主从JK触发器的逻辑符号,触发器的逻辑符号,其中的其中的 、 分别称作直接置分别称作直接置1、直、直接置接置0端,也称异步输入端,其功能端,也称异步输入端,其功能是是 =0, =1, 触发器直接置触发器直接置1。 =1, =0, 触发器直接置触发器直接置0。 触发器同步工作时(发挥触发器同步工作时(发挥JK功功能),能), 要求要求 = =1 DSDRDSDRDRDSDSDR主从主从JK触发器的时序图(波形图)触发器的时序图(波形图)置置 1置置 0翻翻转转保保持持翻翻转转初初始始状状态态00101110011 三、维持阻塞三、维持阻塞D触发器触发器 主

16、从主从JK触发器在结构和工作方式上还存在一些问题。它要触发器在结构和工作方式上还存在一些问题。它要求在求在CP=1期间接收期间接收J、K信号,并要求在此期间信号,并要求在此期间J、K信号尽量信号尽量不变,等到不变,等到CP时触发器按照它所接收时触发器按照它所接收J、K信号来动作,而维持信号来动作,而维持阻塞结构的触发器就没有这种对信号的限制,它只按照触发器阻塞结构的触发器就没有这种对信号的限制,它只按照触发器动作前一瞬间的输入信号来触发。动作前一瞬间的输入信号来触发。(1)D=1的情况的情况D=1在在CP上升前到来上升前到来(等待(等待CP上升)上升)11110010110触发器置触发器置1阻

17、塞置阻塞置0线线置置1维持线维持线这种触发器只是按照这种触发器只是按照CP上升沿到来之前的上升沿到来之前的D信信号,在号,在CP时动作一次,时动作一次,而在而在CP=0,CP=1期间期间和和CP时,时,D信号的改信号的改变对触发器都无影响变对触发器都无影响 (2)D=0的情况的情况D=0在在CP上升前到来上升前到来(等待(等待CP上升)上升)01010101110触发器置触发器置0置置0维持线维持线阻塞置阻塞置1线线这种触发器只是按照这种触发器只是按照CP上升沿到来之前的上升沿到来之前的D信号,信号,在在CP时动作一次,而在时动作一次,而在CP=0,CP=1期间和期间和CP时,时,D信号的改变

18、对触发信号的改变对触发器都无影响器都无影响 维持阻塞维持阻塞D触发器真值表触发器真值表DQnQn+1功能说明000100置0,与D相同110111置1,与D相同维持阻塞维持阻塞D触发器的特性方程为触发器的特性方程为 DQn1CP上升沿到来时生效上升沿到来时生效置置0置置1置置1置置0初初始始状状态态0维持阻塞维持阻塞D触发器的时序图(波形图)触发器的时序图(波形图) 四、其它功能的触发器四、其它功能的触发器按按结结构构分分 类类基本触发器基本触发器同步触发器同步触发器维持阻塞触发器维持阻塞触发器主从触发器主从触发器按按功功能能分分类类JK触发器触发器RS触发器触发器D触发器触发器T触发器触发器

19、T/触发器触发器边沿触发器边沿触发器(一)(一)T触发器触发器 T触发器是一种受输入信号控制的具有触发器是一种受输入信号控制的具有保持保持与与翻转翻转功能的功能的触发器,它的输入信号为触发器,它的输入信号为T TQnQn+1000101110110T触发器的真值表触发器的真值表 由于由于JK触发器也具有保持触发器也具有保持与翻转功能,因此把与翻转功能,因此把JK触发器触发器的的J、K连接在一起,即成为连接在一起,即成为T触发器触发器 nnnnQTQTQKQJQn1T触发器的特性方程触发器的特性方程 (二)(二)T触发器触发器 T触发器是一种翻转型或计数型触发器,它可以实现每触发器是一种翻转型或

20、计数型触发器,它可以实现每来一个时钟脉冲就翻转一次的功能。来一个时钟脉冲就翻转一次的功能。T触发器中触发器中T=1或或JK触触发器中发器中J=K=1便是便是T触发器触发器 QQn 1T触发器的特性方程触发器的特性方程T触发器的时序图触发器的时序图 T触发器的时序图反映了对于这种触发器的时序图反映了对于这种触发器,每来一个时钟脉冲,触发器就触发器,每来一个时钟脉冲,触发器就翻转一次翻转一次第二节第二节 时序逻辑电路的分析时序逻辑电路的分析 一、时序逻辑电路的特点一、时序逻辑电路的特点 时序逻辑电路是一种在任何时刻其输出不仅取决于当时电时序逻辑电路是一种在任何时刻其输出不仅取决于当时电路的输入,而

21、且还与电路以前的输出有关的逻辑电路,这种电路的输入,而且还与电路以前的输出有关的逻辑电路,这种电路中必须包含有由触发器构成的存储电路路中必须包含有由触发器构成的存储电路 二、时序逻辑电路的分析方法二、时序逻辑电路的分析方法 时序逻辑电路的分析就是根据给定的电路通过一定的过程时序逻辑电路的分析就是根据给定的电路通过一定的过程求出它的状态表、状态图或时序图(或称工作波形图),从而求出它的状态表、状态图或时序图(或称工作波形图),从而确定电路的逻辑功能和工作特点。分析过程一般可按以下步骤确定电路的逻辑功能和工作特点。分析过程一般可按以下步骤进行:进行: 1、根据给定电路分别写出各个触发器的时钟信号(

22、称时、根据给定电路分别写出各个触发器的时钟信号(称时钟方程)。触发器的输入信号(称驱动方程)和电路输出信号钟方程)。触发器的输入信号(称驱动方程)和电路输出信号(称输出方程)的表达式。(称输出方程)的表达式。 2、将驱动方程代入所用触发器的特性方程,得到一个触、将驱动方程代入所用触发器的特性方程,得到一个触发器的次态与输入及初态之间关系的函数,即电路的状态方程。发器的次态与输入及初态之间关系的函数,即电路的状态方程。 3、假定初态,分别代入状态方程和输出方程,进行计算,、假定初态,分别代入状态方程和输出方程,进行计算,依次求出在某一初始状态下的次态和输出。依次求出在某一初始状态下的次态和输出。

23、 4、根据计算结果,列相应的状态转换真值表,并由此整、根据计算结果,列相应的状态转换真值表,并由此整理得出状态转换图或画出其时序图。理得出状态转换图或画出其时序图。 5、根据状态转换图确定其功能及特点。、根据状态转换图确定其功能及特点。 【例【例13-1】 分析如图所示时序逻辑电路的功能分析如图所示时序逻辑电路的功能 1、写时钟方程、驱动方程和输出方程、写时钟方程、驱动方程和输出方程 该电路属同步时序逻辑电路,故时钟方程为该电路属同步时序逻辑电路,故时钟方程为 CPO=CP1=CP2=CP 驱动方程为驱动方程为 输出方程为输出方程为 C=Q2Q1Q00122011001, 1QQKJQKJKJ

24、0122011001, 1QQKJQKJKJ2、将驱动方程代入、将驱动方程代入JK触发器的特性方程触发器的特性方程中,得到各个触发器的状态方程中,得到各个触发器的状态方程nnnQKQJQ1nnnnnnnnnnnnnnnnnnnQQQQQQQKQJQQQQQQKQJQQQKQJQ201201222212101011111100000103、假定初态,代入状态方程,计算次态和输出、假定初态,代入状态方程,计算次态和输出 设设 0,001,000101112012CQQQQQQnnnnnn计算0,010,001101112012CQQQQQQnnnnnn计算1,000,111101112012CQQ

25、QQQQnnnnnn计算 4、根据以上结果,可列出状态转换真值表如表所示、根据以上结果,可列出状态转换真值表如表所示 nQ2nQ1nQ012nQ11nQ10nQCP序数序数C1234567800001111001100110101010100011110011001101010101000000001第三节第三节 集成时序逻辑部件集成时序逻辑部件 一、寄存器一、寄存器 寄存器是数字系统中常见的数字部件,它一般用来存放数寄存器是数字系统中常见的数字部件,它一般用来存放数据(包括中间结果)、指令等,寄存器除了实现接收数码、清据(包括中间结果)、指令等,寄存器除了实现接收数码、清除原有数码功能以外,

26、有的还必须有移位功能。所以寄存器一除原有数码功能以外,有的还必须有移位功能。所以寄存器一般分为数码寄存器和移位寄存器。般分为数码寄存器和移位寄存器。 (一一)数码寄存器(锁存器)数码寄存器(锁存器) 在数据处理过程中,常常需要把一些数码或运算结果暂时在数据处理过程中,常常需要把一些数码或运算结果暂时存放起来,然后根据需要再取出来进行处理或运算。这种只有存放起来,然后根据需要再取出来进行处理或运算。这种只有最简单的清除原有数码、接收并存放新到数码功能的寄存器称最简单的清除原有数码、接收并存放新到数码功能的寄存器称为数码寄存器。这种寄存器由于具有对数据的暂存功能,也就为数码寄存器。这种寄存器由于具

27、有对数据的暂存功能,也就是锁存功能,故又把数码寄存器称为锁存器。是锁存功能,故又把数码寄存器称为锁存器。 左图是左图是74LS375的的内部逻辑图,每个触发内部逻辑图,每个触发器有两个互补状态端器有两个互补状态端右图是右图是74LS375的管脚排的管脚排列图列图输入输出功能说明 D CP Q Q 0 1 0 1接收0 1 1 1 0接收1 0 Q0 Q0锁存数码74LS375的功能表的功能表 74LS375有如下功能:有如下功能: 接收数码:在接收数码:在CP=1时,时,Q=D,数码存入寄存器,数码存入寄存器 锁存数码:锁存数码:CP=0时,无论输入如何变化,寄存器输时,无论输入如何变化,寄存

28、器输出状态不变,具有锁存功能。出状态不变,具有锁存功能。 (二二)移位寄存器移位寄存器 不但可以存入数码,而且能够在时钟脉冲作用下将数码逐不但可以存入数码,而且能够在时钟脉冲作用下将数码逐个左向移动(或右向移动)的寄存器,称为移位寄存器。个左向移动(或右向移动)的寄存器,称为移位寄存器。 74LS195是是4位并行输入(带串行输入),并行输出的移位并行输入(带串行输入),并行输出的移位寄存器,其内部逻辑图如图所示。位寄存器,其内部逻辑图如图所示。记忆保持记忆保持 在时,无论在时,无论J、K、A、B、C、D为何态,只要没为何态,只要没有有CP作用,寄存器保持原态。作用,寄存器保持原态。移位操作移

29、位操作 在时,在在时,在CP上升沿作用下,上升沿作用下,QA的状态由决定,第的状态由决定,第4至至7行分别是行分别是JK触发器保持、置触发器保持、置0、置、置1、翻转四种情况,、翻转四种情况,QB=QAn,QC=QBn,QD=QCn,寄存器右向移位。,寄存器右向移位。消除功能:在时,无论其消除功能:在时,无论其它输入端为何种状态,都能它输入端为何种状态,都能使使QAQBQCQD=0000。并行置数:在时,时,在并行置数:在时,时,在CP上升沿作用下,寄存器并上升沿作用下,寄存器并行置数,行置数,QAQBQCQD=abcd。DRLDSHKDQd0DQCnQCnQCnQAnQCnQ74LS195功

30、能表功能表 输输 入入输输 出出功功 能能说说 明明消消除除移位移位/置入置入时时钟钟串行串行输入输入并行输入并行输入CPJABCDQAQBQCQD000001消除消除10abcdabcd并行置入并行置入110QA0QB0BC0QD0保持不变保持不变1101QAnQAnQBnQCn11000QAnQBnQCn右移右移11111QAnQBnQCn右移右移1110QAnQBnQCn 二、计数器(二、计数器(Counter) 计数器是用来累计和寄存输入脉冲的时序逻辑部件。它是计数器是用来累计和寄存输入脉冲的时序逻辑部件。它是数字系统中用途最广泛的基本部件之一,它不仅可以进行计数,数字系统中用途最广泛

31、的基本部件之一,它不仅可以进行计数,还可以对某个频率的脉冲进行分频,还可以进行定时、程序控还可以对某个频率的脉冲进行分频,还可以进行定时、程序控制操作等等。制操作等等。 计数器是一组由触发器构成的阵列,按照计数状态数、计计数器是一组由触发器构成的阵列,按照计数状态数、计数脉冲输入方式以及计数增减趋势可进行如下分类:数脉冲输入方式以及计数增减趋势可进行如下分类: 按计数状态数分为二进制计数器和非二进制计数器(或按计数状态数分为二进制计数器和非二进制计数器(或称其它进制计数器,它是用二进制数表示的其它进制)。称其它进制计数器,它是用二进制数表示的其它进制)。 按计数脉冲是否同时连接到所有触发器的时

32、钟端分为同按计数脉冲是否同时连接到所有触发器的时钟端分为同步计数器和异步计数器。步计数器和异步计数器。 按计数的递增和递减分为加法计数器和减法计数器,这按计数的递增和递减分为加法计数器和减法计数器,这种分类方法在某些计数器中没有意义。种分类方法在某些计数器中没有意义。 (一一)异步二进制加法计数器异步二进制加法计数器74LS93 74LS93是一种异步四位二进制加法计数器,它的内部逻是一种异步四位二进制加法计数器,它的内部逻辑图和管脚排列图如图所示。辑图和管脚排列图如图所示。 该电路有两个异步清零端,当该电路有两个异步清零端,当RD1、RD2同时为高电平时,同时为高电平时,Q3Q2Q1Q0=0

33、000,计数器禁止计数。计数器工作时,要求,计数器禁止计数。计数器工作时,要求RD1、RD2中至少有一个为低电平。中至少有一个为低电平。 清清 零零 输输 入入输输 出出 状状 态态功能功能RD1RD2Q3Q2Q1Q0110000清零(复位)0X计数X0计数 1、对时钟脉冲二分频、对时钟脉冲二分频 若计数脉冲若计数脉冲CP加到加到CP0端,输出取自端,输出取自Q0端,则可以视为计端,则可以视为计数脉冲数脉冲CP加到一个加到一个T触发器的时钟端,每输入一个触发器的时钟端,每输入一个CP,触发,触发器器FFO将翻转一次,其将翻转一次,其Q0与与CP波形的变化情况如图所示。波形的变化情况如图所示。

34、CP2、构成、构成3位二进制加法计数器位二进制加法计数器CP Q3 Q2 Q1012345678000011110 0 0 1 1 0 0 1 1 0 0 1 0 1 0 1 0 1 03、构成、构成4位二进制加法计数器位二进制加法计数器 把把CP1与与Q0连连接起来接起来 4、用反馈归零法构成、用反馈归零法构成8421码十进制加法计数器码十进制加法计数器 74LS93构成的四位二进制加法计数器有构成的四位二进制加法计数器有16个状态,它的个状态,它的前十个状态数前十个状态数00001001正好是正好是8421BCD码的码的09,若计到,若计到1001时,再输入一个脉冲电路能回到时,再输入一个

35、脉冲电路能回到0000,电路便是一个按,电路便是一个按8421BCD码变化的十进制加法计数器。码变化的十进制加法计数器。 (二二)同步二进制计数器同步二进制计数器74LS161A 1、功能介绍、功能介绍 74LS161A是一种同步四位二进制(二一十六进制)可预是一种同步四位二进制(二一十六进制)可预置计数器。它的管脚排列图和符号图如图所示。置计数器。它的管脚排列图和符号图如图所示。输入控制端输入控制端输输 出出 端端功功 能能RD LD ET EP CP Q3 Q2 Q1 Q0 0 1 0 1 1 1 1 1 1 0 1 1 0 0 0 0 0 D3 D2 D1 D0 Q3n Q2n Q1n

36、Q0n Q3n Q2n Q1n Q0n异步清零同步预置数计数保持原有状态保持原有状态74LS161A的功能表的功能表 直接置直接置0(异步清零)功能(异步清零)功能 直接清零端直接清零端 与各个触发器的直接置与各个触发器的直接置0端相连,当端相连,当 =0时,无论时,无论CP为何状态,计数器立即清零,因此也把这种为何状态,计数器立即清零,因此也把这种不需时钟脉冲的清零称为异步清零。不需时钟脉冲的清零称为异步清零。 预置数功能(送入数据功能)预置数功能(送入数据功能) 当当 =0, =1时,对时,对ET、EP无要求,在时钟脉冲上无要求,在时钟脉冲上升沿的作用下,能将数据输入端的数据升沿的作用下,

37、能将数据输入端的数据D3D2D1D0送到送到Q3、Q2、Q1、Q0中。中。 保持功能保持功能 当当 =1, =1时,对时,对ET、EP中至少有一个为低电中至少有一个为低电平,即平,即ETEP=0时,计数器停止计数,时,计数器停止计数,Q3Q2Q1Q0保持原态。保持原态。 计数功能计数功能 当当 =1, =1,ETEP=1时,在时,在CP脉冲上升沿作脉冲上升沿作用下,计数器进行四位二进制数的加法计数。当计满至用下,计数器进行四位二进制数的加法计数。当计满至Q3Q2Q1Q0=1111时,进位输出时,进位输出CCO=1,表示低四位计满时,表示低四位计满时向高位进一。向高位进一。DRDRLDDRLDD

38、RLDDR74LS161A的功能简述如下:的功能简述如下: 2、功能扩展与应用、功能扩展与应用 采用预置数端复位法构成十进制计数器采用预置数端复位法构成十进制计数器预置数据为预置数据为000000000001001000110100010101111000100110100110此时,此时,LD=Q3Q1=0,在下,在下一个时钟脉冲作用下,计一个时钟脉冲作用下,计数器被置数为数器被置数为0000 采用进位输出置最小数法构成采用进位输出置最小数法构成N进制计数器进制计数器预置数据为预置数据为0111011110001001101111001101101011101111 此时,此时,CCO=1,LD=0,由于由于D3D2D1D0=0111,计,计数器便回到数器便回到0111 该电路是一个九该电路是一个九进制计数器进制计数器

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 小学资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁