微机原理填空选择判断题库(共16页).doc

上传人:飞****2 文档编号:14491356 上传时间:2022-05-04 格式:DOC 页数:16 大小:166KB
返回 下载 相关 举报
微机原理填空选择判断题库(共16页).doc_第1页
第1页 / 共16页
微机原理填空选择判断题库(共16页).doc_第2页
第2页 / 共16页
点击查看更多>>
资源描述

《微机原理填空选择判断题库(共16页).doc》由会员分享,可在线阅读,更多相关《微机原理填空选择判断题库(共16页).doc(16页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、精选优质文档-倾情为你奉上填空1 微型计算机是指以微处理器为核心,配上存储器 、 输入输出接口电路及系统总线所组成的计算机。2微处理器是由一片或几片大规模集成电路组成的具有运算器和控制器功能的部件。38086CPU从功能上讲,其内部结构分为执行单元EU和总线接口单元BIU两大部分。41KB1024字节,1MB1024 KB,1GB1024 MB。5带符号数有原码 、 反码 和 补码 三种表示方法,目前计算机中带符号数都采用补码形式表示。6(11)2(46.75)10(2E.C)167已知 X补=81H,则X=-127。8假设二进制数A,试回答下列问题:1) 若将A看成无符号数则相应的十进制数是

2、_134_。2) 若将A看成有符号数则相应的十进制数是_-122_。3)若将A看成BCD码则相应的十进制数是_86_。9从_奇_地址开始的字称为“非规则字”,访问“非规则字”需_两_个总线周期。108086CPU数据总线是_16_位,对规则字的存取可在一个总线周期完成,对非规则字的存取则需要_两_个总线周期。118086CPU的地址总线有20位,可直接寻址1MB的存储空间;在独立编址方式下,可寻址_65536_个I/O端口。12若DS=6100H,则当前数据段的起始地址为61000H ,末地址为 70FFFH 。13动态存储器是靠电容来存储信息的,所以对存储器中所存储的信息必须每隔几毫秒刷新一

3、次。148086 CPU复位后,执行的第一条指令的物理地址是FFFF0H。158086CPU系统的逻辑地址由段地址和偏移地址组成,物理地址的求法是: 段地址16+偏移地址。16堆栈是以先进后出的原则存取信息的一个特定存贮区。8086的堆栈可在1MB 存贮空间内设定,由堆栈段寄存器SS和堆栈指针SP 来定位。堆栈操作是以 字 为单位。17转移指令分为条件转移指令和无条件转移指令,条件转移指令的转移目 的地址只能是短标号,即转移范围不能超过_-128+127_字节。18已知AL=B,BL=B,在执行指令SUB AL,BL后, AL= ,CF= 0 ,OF= 1 ,PF= 0 。19已知AL=B,在

4、执行指令ADD AL,AL后,再执行DAA指令, 则AL= B ,CF= 0 ,AF= 1 。20 “0”的ASCII码为48,“8”的ASCII码为56;“A”的ASCII码为65,“E”的ASCII码为69。218086 CPU系统的存储器结构中,1MB的存储体分两个库,每个库的容量都是 512KB,其中和数据总线高八位相连的库全部由奇数地址单元组成,称为高位字节库,并用_ BHE作为此库的选通信号。22DMA的意思是直接存储器存取 ,主要用 高速 外设和内存间的数据传送。整个传送由DMA控制器硬件 来完成。23CPU与外设交换数据的传送方式通常有程序传送、中断传送和 直接存储器存取(DM

5、A)。24已知某RAM芯片的引脚中有11根地址线,8位数据线,则该存储器的容量为2K字节。若该芯片所占存储空间的起始地址为2000H,其结束地址为27FFH_。25动态RAM与静态RAM的主要不同点在于动态RAM需要_刷新_。268086系统最多能识别256种不同类型的中断,每种中断在中断向量表中分配有_4_个字节单元,用以指示中断服务程序的入口地址。 27中断类型号为20H的中断所对应的中断向量存放在内存从80H开始的四个连续字节单元中,若这四个字节单元的内容由低地址到高地址依次为00H,50H,00H,60H,则中断服务程序的入口地址65000H。28通常,一个输入接口必须具有_缓冲_功能

6、,一个输出接口应具有_锁存_功能。29DS是_数据_段寄存器,ES是_附加_段寄存器,SS是_堆栈_段寄存器,CS是_代码_段寄存器。30在进行DOS系统功能调用时,功能号应置入寄存器_AH_之中。31串操作指令采用隐含寻址方式,源串的偏移地址必须由源变址寄存器_SI_提供,目标串的偏移地址必须由目标变址寄存器_DI_提供。32微型计算机系统采用分级存储器结构,通常将存储器分为主存储器 、外存储器和 高速缓冲存储器 三级。33可屏蔽中断INTR可用_CLI_指令禁止。34.具有电可擦除的只读存储器是EEPROM。35中断向量是中断服务程序的_ 入口地址_,每个中断向量占4_字节。INTEL80

7、86中将对应256类中断的中断向量组成一张_中断向量表,占据内存从00000H到0003FFH区间。36可编程接口芯片8253有_6_种工作方式,若要求8253的OUT输出端输出方波,则应设置其工作于方式_3_。378253定时器/计数器接口芯片中有3个16位计数器,每个计数器都可由程序设定按6种不同的方式工作。38 8086 CPU有最小和最大两种工作模式。最小模式时,系统的 控制信号 直接由CPU本身提供;最大模式时,系统的 控制信号由8288总线控制器 提供。39在8086CPU系统中,当发送地址码后,识别该地址码是用于对存储器寻 址还是对I/O端口寻址是依据M/ 信号来判别的。40已知

8、某控制系统中的RAM 容量为16KB,首地址为8000H,其最后一个单元的地址为 BFFFH 。41当CPU执行IN AL,DX指令时,M/ 引脚为低电平, 为 0 , 为 1 。42中断返回指令是 IRET ,该指令将堆栈中保存的断点弹出后依次装入 指令指针寄存器和代码段 寄存器中,将堆栈中保存的标志装入标志寄存器F中。43总线按其功能可分地址总线AB、数据总线DB和控制总线CB三种不同类型的总线。44对I/O端口的编址一般有统一编址方式和 独立编址 方式。PC机采用的是独立编址方式。45逻辑地址为2000H:1234H的存储单元的物理地址是 21234H 。46段定义伪指令语句用 SEGM

9、ENT语句表示开始,以 ENDS 语句表示结束。47CPU在执行OUT DX,AL指令时, DX 寄存器的内容送到地址总线上, AL寄存器的内容送到数据总线上。48取指令时,段地址由 代码段 寄存器提供,偏移地址由 指令指针 寄存器提供。49软件识别按键时,当识别有键按下后所加的一段延时程序是为了 去抖动 。50被检测的模拟信号必须经 A/D 转换变成数字量才能送计算机处理。51用8255的PA口和PC口的低4位接一个键盘阵列,最多可识别 32 个按键。单项选择18086指令系统的指令是_D_ 。A)单字节指令 B)双字节指令 C)固定长指令 D)可变长指令28086CPU是_B_ CPU。A

10、)8位 B)16位 C)32位 D)64位3当RESET信号进入高电平状态时,将使8086CPU的_D_寄存器初始化为FFFFH。 A)SS B)DS C)ES D)CS48086CPU系统主存储器以_A_为单位编址。 A)字节 B)字 C)双字 D)八字节5在立即寻址方式中,立即数放在_B_中。 A)数据段 B)代码段 C)附加段 D)堆栈段6能够用来间接寻址的寄存器只能是_B_之一。 A)BX、BP、SP、DX B)BX、BP、SI、DI C)BX、BP、SP、IP7现有4K8位的RAM芯片,它所具有的地址线条数应是_A_条。 A)12 B)13 C)11 D)1088086CPU访问I/

11、O设备,实际上是访问_A_。 A)端口 B)接口 C)总线98086 CPU响应外部中断NMI和INTR时,相同的必要条件是_B_。 A)允许中断 B)当前指令执行结束 C)总线空闲 D)当前访问内存操作结束10 用10241位RAM芯片设计一个128KB的存储器系统,问需要_A_片芯片组成。 A)1024 B)2048 C)128 D)25611对可编程接口芯片8253的3个计数通道的编程顺序是_C_。A 完全随机的,但必须设置好一个计数通道后再设置另一个计数通道B 完全固定的,从计数通道0到计数通道2C 完全随机的,但必须先写入方式控制字 D)完全随机的,但必须先预置计数初值 12在825

12、3的6种工作方式中,能够自动重复工作的两种方式是_B_。 A)方式1,方式2B)方式2,方式3 C)方式2,方式4D)方式3,方式513重复前缀“REPZ”的重复条件是_B_。A)(CX)0 同时CF1 B)(CX)0 同时ZF1 C)(CX)0 同时ZF0 D)(CX)0 同时CF014下列寻址方式中,段超越前缀不可省略是 B 。 A)DS: BX+SI B)DS: BPDI C)SS: BP D)DS: DI 15执行PUSH AX和POP BX两条指令也相当于执行_A_指令。 A)MOV BX,AX B)MOV AX,BX C)XCHG AX,BX16BCD码是_D_。A)二进制数 B)

13、十进制数 C)十六进制数 D)二进制编码表示的十进制数17若AX0008H,BX0003H,执行指令CMP AX,BX后,AX中的内容为_D_。 A)0005H B)FFFBH C)0003H D)0008H18当 8253可编程定时器/计数器方式选择控制字的RW1、RW0定为11时,写入计数初值时的顺序为 C 。 A)先写高8位,再写低8位B)16位同时写入 C)先写低8位,再写高8位D)只写高8位,低8位自动写入198253可编程定时/计数器的计数范围是 D 。A)1255 B)1256 C)165535 D)16553620计算机系统总线中,用于传送读、写信号的是 C 。A)地址总线 B

14、、数据总线C、控制总线 D、以上都不对21在给接口编址的过程中,如果有5根地址线没有参加译码,则可能产生 C 个重叠地址。A)5 B)5的2次幂 C)2的5次幂 D)1022半导体EPROM写入的内容,可以通过 A 擦除。 A)紫外线照射 B)电信号 C)口令 D)DOS命令23在查询传送方式中,CPU要对外设进行读出或写入操作前,必须先对外设 B 。 A)发控制命令B)进行状态检测 C)发I/O端口地址D)发读/写命令24有一8086系统的中断向量表,在0000H:003CH单元开始依次存放34H、FEH、00H和F0H四个字节,该向量对应的中断类型码和中断服务程序的入口地址分别为 C 。A

15、)0EH,34FE:00F0H B)0EH,F000:FE34HC)0FH,F000:FE34H D)0FH,00F0H:34FEH258253通道0工作于方式3,接入6MHZ的时钟,要求产生2400HZ的方波,则计数器的初值应为(B ) A. 2000 B. 2500 C. 3000 D. 400026中断向量表存放在存储器的(B )地址范围中。 A. FFC00HFFFFFH B. 00000H003FFH C. EEC00HFFFFFH D. EEBFFHFFFFFH27.数据进行算术运算产生溢出时,则_D_。A)DF=0 B)DF=1 C)OF=0 D)OF=1288086系统中将一个

16、数送入堆栈后,堆栈指针寄存器应进行_B_操作。 A)减1 B)减2 C)加1 D)加2298086 CPU与慢速的存储器或I / O接口之间,为了使传送速度能匹配,有时需要在_C_状态之间插入若干个等待周期TW。 A)T1和T2 B)T2和T3 C)T3和T4 D)随机30用于存放堆栈段段首址高16位的寄存器是_C_。 A)DS B)ES C)SS D)CS31在下列8255AI/O端口引脚的应用中,_B_是不正确的。 方式0 方式0 方式0 方式0 PA 07 PA 07 PA 07 PA 07PC 2 PC 6 PC 3 PC 1 PC 5 PC 7 PC 4 PC 7 A) B) C)

17、D)328255工作在方式1的输出时,OBF信号表示 B 。 A)输入缓冲器满信号 B)输出缓冲器满信号 C)输入缓冲器空信号 D)输出缓冲器空信号33如果计数初值N=9,8253工作在方式3,则高电平的周期为 A 个CLK。 A)5 B)6 C)3 D)4348253的控制信号为 =0、 =0、 =1、A1=0、A0=0表示 B 。 A)读计数器1 B)读计数器0 C)装入计数器1 D)装入计数器035. 8086系统中若访问奇存储体的一个字节单元,则此时与A0是(B )状态。 A)1,0 B)0,1 C)0,0 D)1,136CPU执行算术运算指令不会影响的标志位是 (D )A、溢出标志

18、B、符号标志C、零标志 D、方向标志37.8086cpu的标志寄存器中有_B_个状态标志位。 A)9个 B)6个 C)8个 D)16个38用于存放堆栈段段首址高16位的寄存器是_C_。 A)DS B)ES C)SS D)CS39若要检查BX寄存器中的D12位是否为1,应该用 B 指令。 A)OR BX,1000H B)TEST BX,1000H JNZ NO JNZ YES C) XOR BX,1000H D)CMP BX,1000H JZ YES JNZ YES408253有 B 个独立的计数器。 A)2 B)3 C)4 D)641 .EXE文件产生在 D 之后。 A)汇编 B)编辑 C)用

19、软件转换 D)连接42计算机系统软件中的汇编程序是一种 C 。A)汇编语言程序 B)编辑程序 C)翻译程序 D)将高级语言转换成汇编程序的程序43 X的8位补码是,则X的16位补码是 C 。 A)10100 B)10100 C)10100 D)10100448086CPU工作在最大方式还是最小方式取决于 C 信号。 A)M/IO B) NMI C)MN/MX D)ALE45堆栈操作时,段地址由C)寄存器指出,段内偏移量由 G)寄存器指出。 A)CS B)DS C)SS D)ES E)DI F)SI G)SP H)BP46下列8086指令中,对AX的结果与其他三条指令不同的是_D_。A)MOV

20、AX,0 B)XOR AX,AX C)SUB AX,AX D)OR AX,047CPU响应INTR引脚上来的中断请求的条件之一是 B 。 A)IF=0 B)IF=1 C)TF=0 D)TF=1488086CPU在执行IN AL,DX指令时,DX寄存器的内容输出到 A 上。 A)地址总线 B)数据总线 C)存储器 D)寄存器49下列指令中语法有错误的是_D_。 A)OUT 20H ,AL B)MOV SI,BX C)ADD BL,BX D)MUL 1050读取一个非规则字,8086CPU需 B 个总线周期。 A)1 B)2 C)4 D)8518086CPU对主存奇数库(高位库)进行访问时给出的控

21、制信号是_D_。 A)INTA B)MN/MX C)INTR D)BHE528086CPU向52H内存单元写入一个字,写入过程中 和A0的逻辑电平是 A 。 A)0和0 B)0和1 C)1和0 D)1和1538086CPU用 C 信号的下降沿在T1结束时将地址信息锁存在地址锁存器中。 A)M/ B) C)ALE D)READY54在同一个信道上的同一时刻,能够进行双向数据传送的通信方式是 (C )A.单工 B.半双工 C.全双工 D.上述三种均不是55、设异步传输时的波特率为4800bps,若每个字符对应一位起始位,七位有效数据位,一位偶校验位,一位停止位,则每秒钟传输的最大字符数是:(C)A

22、、4800B、2400C、480D、240 56在PC/XT机中键盘的中断类型码是09H,则键盘中断矢量存储在 B 存储单元。 A)36H39H B)24H27H C)18H21H D)18H1BH57PC/XT机中若对从片8259A写入的ICW2是70H,则该8259A芯片的IRQ5的中断矢量存储的地址是 D A)75H B)280H C)300H D)1D4H58根据串行通信规程规定,收发双方的( C )必须保持相同。A、外部时钟周期 B、波特率因子 C、波特率 D、以上都正确598259A可编程中断控制器中的中断服务寄存器ISR用于(A )A、记忆正在处理中的中断 B、存放从外设来的中断

23、请求信号C、允许向CPU发中断请求 D、禁止向CPU发中断请求60微机系统中存取速度最快的存储器是_C_。A) 硬盘 B) 主存储器 C) Cache D) 软盘61在8086CPU系统中,只有_C_需要外部硬件电路向CPU提供中断类型码。A) 单步中断 B) 软件中断 C) 可屏蔽中断 D) NMI中断628086CPU中断优先权最高的为_B_。A) NMI中断 B) 软件中断 C) INTR中断 D) 单步中断63.在计算机中,负责指挥和控制计算机各部分协调一致地进行工作的部件是_A_。 A) 控制器 B) 运算器 C) 存储器 D) 总线64若主程序段中数据段名为DATA,对数据段的初始

24、化操作应为 B 。A) MOV AX,DATA B) MOV AX,DATA MOV ES,AX MOV DS,AXC) PUSH DS D) MOV DS,DATA65CPU 与外设之间数据传送采用中断方式,是为了_D_。A)提高CPU的速度 B)程序可以嵌套 C)加快中断程序的进行 D)提高CPU的工作效率668086CPU中断优先权由高到低的次序为_B_。A) NMI中断-软件中断-INTR中断-单步中断B)软件中断- NMI中断-INTR中断-单步中断C)软件中断- NMI中断-单步中断-INTR中断D)软件中断- INTR中断- NMI中断-单步中断67在DMA传送方式下,CPU与总

25、线的关系是_C_。A)只能控制数据总线B)只能控制地址总线C)成高阻状态D)成短接状态68_C_是微处理器中的最小时间计量单位。A)总线周期B)指令周期C)时钟周期69在24*24点阵的字库中,存储一个汉字的字模信息需要_C_字节。A)24*24 B)24*255 C)3*24 D)8*2470下列有关存储器读写速度的排列,正确的是_A_。A)Cache RAM 硬盘软盘 B)RAM 硬盘Cache软盘C)RAM Cache 硬盘软盘 D)Cache 硬盘RAM软盘71微机系统中存取速度最快的存储器是_C_,通常它的容量很小。A)硬盘B)主存储器C)Cache D)软盘72在微机系统中,基本输

26、入输出模块BIOS存放在中_C_。A)RAM B)寄存器 C) ROM D)硬盘738086CPU在中断响应周期内,将中断允许标志位IF置0是由_A_。A) 硬件自动完成 B)用户在编写中断服务程序时设置的C)关中断指令完成的 D)在主程序中完成748259是_B_控制器。A)DMA B)中断C)键盘D)显示器是非判断1 进行无符号数运算时,运算结果对SF标志位无影响。F2无论是转移指令还是循环控制指令,均可跳转到程序的任意位置。F3DMA是一种不需要CPU介入的高速数据传送方式。T 48086的中断系统中有两类硬中断:可屏蔽中断和不可屏蔽中断。非屏蔽中断NMI不受中断允许位IF的控制。T5指

27、出下列指令中哪些是合法的,哪些是非法的。 (A)DIV 10 (F) (B)MOV DS,1000H(F) (C)OUT 20H,AH (F) (D)ADD AX, SIDI (F) (E)INC 1000H (F) 6微处理器就是微型计算机。(F) 78086的输入输出指令中,允许使用DX存放端口地址,不允许使用AX、AL 以外的寄存器传送数据。T8标志寄存器中的溢出标志位OF1时,进位标志位CF也为1。F98086CPU进行堆栈操作时,可依需要进行字节或字操作。F10TABLE为数据段中某存储单元的符号名,则指令MOV AX,TABLE和指令LEA AX,TABLE执行结果相同。F(指令M

28、OV AX,OFFSET TABLE和指令LEA AX,TABL执行结果是一样的)11可编程定时器计数器8253,其定时与计数功能可由程序灵活地设定,在计数过程中不占用CPU的时间。T128253定时/计数器内部一个计数通道最大能计数65535。F138086 CPU对内部中断进行响应时,无需中断类型码便可找到相应的中断服务程序入口地址。F148086CPU响应可屏蔽中断INTR后,将连续发出两个中断回答信号INTA。T15 8086CPU响应非屏蔽中断后,将启动两个连续的中断响应总线周期。F16非屏蔽中断NMI不受中断允许位IF的控制。T178086CPU系统中外部中断的优先级比内部中断的优

29、先级高。F18动态RAM需要进行刷新操作,而静态RAM不需要进行刷新操作。T19DMA方式能处理高速外设与主存间的数据传送,高速工作性能往往能覆盖低速工作需要。因此DMA方式完全可以取代中断方式。F20当外设与内存之间采用DMA(direct memory access)方式进行数据传送时,数据的传送是在DMA控制器控制下由硬件来完成的。T21MOV指令和IN指令都具有将内存中信息传送到CPU中去的功能。F22可编程并行接口芯片8255A的C口置位 / 复位控制字应送到控制口。T23指令“ADD AX,BX+2000H”是一条不带进位的加法指令,因此该指令执行后进位标志位CF将不受影响。F24

30、8086CPU的条件转移指令可跳转到程序的任何位置。F25采用中断传送方式时,CPU从启动外设到外设就绪这段时间,一直处于等待状态。F26存储单元的地址和存储单元的内容是一回事。F 27CPU芯片中集成了运算器和控制器。T28在执行指令期间,EU能直接访问存储器。F 298086CPU从内存中读取一个字(16位)必须用两个总线周期。F 308086CPU的一个总线周期一般由4个状态组成。T 318255的每种工作方式都有专用联络信号线。F328255在方式1和方式2下,有固定的状态字,这些状态字是从C口读取的。T33根据串行通信规程规定,收发双方的波特率必须保持相同。T 34、异步串行通信收发

31、双方的时钟频率必须相同。F35I/O设备与内存之间采用DMA方式进行数据传送时,整个传送过程无需CPU干预。T36在中断发生时,CPU总是一个中断处理完再处理下一个中断。F专心-专注-专业程序阅读 1. 下列指令执行完后,AX_4_、BX_7_、CX_3_、DX_4_。 MOV AX,3 MOV BX,3 MOV DX,8 MOV CX,4 AGN:INC AX ADD BX,AX SHR DX,1 LOOPE AGN 2. 下列指令执行完后,AX= 4004H ,BX 01B4H 。MOV AX,1100HMOV BX,6D16HMOV CL,06HROL AX,CLSHR BX,CL 3下

32、列指令执行完后,AX= 4620H 。MOV AX,0119HMOV CH,AHADD AL,AHDAAXCHG AL,CHADC AL,45HDAAMOV AH,ALMOV AL,CH4下列指令执行完后,AX 0030H 。 MOV AX,2030H AND AX,00FFH5下列指令执行完后,AL= 50H 。MOV AL,45HMOV CL,4SHL AL,CLHLT 6阅读程序,在空白处填空。 CMP BX,CX JG L1 ;从本指令可知,BX、CX中为 有符号数 JE L2 MOV SI,1 ;当BX CX时执行该分支 JMP EXIT L1:MOV SI,2 ;当BX CX时执行

33、该分支 JMP EXIT L2:MOV SI,3 ;当BX = CX时执行该分支 EXIT: 7下列程序执行完后,AX 7498H 。MOV AX,6264H AND AX,AXJNZ DONESHL CX,3ROR AX,CLDONE:ADD AX,1234H HLT 8下列程序执行完后,AX 6912H 。 MOV AX,5678H MOV BX,1234H ADD AL,BL DAA MOV CL,AL MOV AL,AH ADC AL,BH DAA MOV AH,AL MOV AL,CL HLT33H41H3AH00H04H42H04H42H21H43H08H00HC2C1C49.已知

34、数据段定义如下: DATA SEGMENT C1 DW A3,3AH C2 DB 2DUP(4,B) C3 EQU C1 C4 DW 4321H,C3 DATA ENDS 请解答下列问题: 画出数据段在主存中的存放形式示意图。 在下列各指令之后的空白处写出执行结果。 MOV AL,C22;AL 3AH MOV BL,C2+4 ;BL 21H MOV CX,C1+3 ;CX 0400H MOV DX,C4+2 ;DX 0008H 10. 下列指令执行完后,AX 0020H TABLE DW 1000H,2000H,3000H,4000H,5000H ENTRY DW 3 | MOV BX,OFF

35、SET TABLE ADD BX,ENTRY MOV AX, BX HLT 11. 什么情况下,下段程序执行结果是AH0?BEGIN:IN AL,5FH TEST AL,80H JZ BRCH1 MOV AH,0 JMP STOPBRCH1:MOV AH,0FFHSTOP: HLT从5FH端口输入的数大于7FH时,则AH012执行下列指令后,AX= 3000HTABLE DW 10H,20H,30H,40H,50HENTRY DW 03HMOV BX,OFFSET TABLEADD BX,ENTRYMOV AX,BX13.有符号定义语句如下:BUFF DB 1,2,3,123EBUFF DB

36、0L EQU EBUFF-BUFF问L的值为多少?6 14执行下面的程序段后,AL=35MOV CX,5MOV AX,50NEXT:SUB AX,CX LOOP NEXT HLT15.下列程序段执行完后,BX0076H。MOV AX,0ABCHDEC AXAND AX,00FFHMOV CL,4SAL AL,1MOV CL,ALADD CL,78HPUSH AXPOP BX16下面程序段完成什么操作? AX 10AX。MOV BX,AX MOV CL,2 SHL AX,CL ADD AX,BX SHL AX,117下列程序段执行完后,程序将转向 L5 。MOV AX,8000H MOV BX,8900H ADD AX,BX JNO L1 JNC L2 SUB AX,BX JNC L3 JNO L4 JMP L5

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 教案示例

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁