《计算机计算机组成复习题(共10页).doc》由会员分享,可在线阅读,更多相关《计算机计算机组成复习题(共10页).doc(10页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、精选优质文档-倾情为你奉上计算机组成复习题一、填空题1. 设二进制数X=2100(0.),用15个二进制位来表示它的浮点数,阶码用5位,其中阶符用2位;尾数用10位,其中符号用2位(2100中的100为二进制数)(1)阶码用补码表示,尾数用原码表示的X的机器数为:阶码00 100 ;尾数11. 。(2)阶码用移码表示,尾数用补码表示的X的机器数为:阶码01 100 ;尾数11. 。3. 微程序控制器的核心部件是存储微程序的 控制存储器 ,它一般用ROM构成。4. 512K16的存储器中,由64K1的2164RAM芯片构成(芯片内是4个128128结构),问总共需要 128 个RAM芯片,采用分
2、散式刷新,如最大刷新间隔不超过2ms,则刷新信号的周期是 15.6s ;若采用集中式刷新,设读写周期为0.1s,存储器刷新一遍最少用12.8 。刷新计数器有 7位。5. 微程序控制器中,微程序由若干条 微指令 组成,存放在控制存储器中;相应指令的第一条微指令的地址由操作码译码得到,之后下一条微指令的地址由 微指令的下址字段 指出。6. 硬布线控制的控制器由逻辑线路直接连线产生全机所需的操作控制命令。7. 虚拟存储器指的是主存辅存层次,在运行时,CPU根据程序指令地址生成的地址是逻辑地址(虚地址),该地址经过转换形成物理地址(实地址)。8.CPU可以直接访问 高速缓存(cache) 和 主存 ,
3、但不能直接访问磁盘和光盘。9. 构成运算器的核心部件是 算术逻辑单元 ,而该核心部件的基本逻辑结构是 超前进位加法器 ,如目前国际流行的SN74181就是这种结构。10. 决定指令执行顺序的寄存器是 程序计数器 ,而记录指令执行结构的状态的寄存器是 标志寄存器 ,在发生中断时,它们将会被保存在 堆栈 中。11. 设基址寄存器内容为0400H,PC的内容为2000H,则指令的地址码部分为50H,内存中部分单元的内容如下: 地址:内容 地址:内容0050H:1200H 1200H:1550H0400H:1300H 143FH:103FH0450H:1400H 2050H:2400H1050H:11
4、50H 2400H:0400H1150H:1500H写出若当前指令为下列各种寻址方式时,操作数是多少?(1)立即寻址方式:操作数为 50H 。(2)间接寻址方式:操作数为 1550H 。(3)基址寻址方式:操作数为 1400H 。(4)相对寻址方式:操作数为 2400H 。12. 主存储器容量为16MB,虚存容量为4GB,则虚拟地址为 32 位,物理地址为 24 位,如果页面大小为4KB,则页表的长度为 220 。13. 微程序控制器中,微程序由若干条微指令组成,存放在控制存储器中;相应指令的第一条微指令的地址由 操作码译码 得到,之后下一条微指令的地址由 微指令的下址字段 指出。14. 设X
5、的符号为Xf,Y的符号为Yf,运算结果的符号为Sf,则判断溢出的逻辑表达式为V=,即两个符号相同的数相运算,其运算结果符号相反则溢出。15. 从计算机指令系统设计的角度,可将计算机分为复杂指令集系统计算机和 精简指令集计算机系统 。16. 假设微处理器的主振频率为200MHZ,每个指令周期平均为2.5个CPU周期,每个CPU周期平均包括2个主频周期,则它的平均运算速度近似为 40 MIPS。17. 若采用偶校验,数据的校验位是 0 。(使原有数据中1的个数为偶数)18. 某模型机如下图所示,代表控制信号,代表数据信号,请在横线上填入计算机硬件系统基本组成部件的名称。 ACBDEA是 运算器 B
6、是 控制器 C是 存储器 D是 输入设备 E是 输出设备 CPU19. 在定点运算中,当运算结果超出 机器数表达范围 时称为溢出,若用双符号S0S0的补码表示,则当S0S0 为 10或01 时为溢出。20. CPU通常至少有 程序计数器(PC),指令寄存器(IR),地址寄存器(AR)、数据寄存器、程序状态字寄存器(PSW)和累加器六个寄存器。二、选择题1. 组成一个运算器需要多个部件,但下面所列( D )不是组成运算器的部件。A. 状态寄存器 B. 数据总线 C. ALU D. 地址寄存器2. 存储周期是指( D )。A. 存储器的读出时间B. 存储器进行连续读和写操作所允许的最短时间间隔C.
7、 存储器的写入时间D. 存储器进行连续写操作所允许的最短时间间隔3. 采用寄存器间接寻址方式,则操作数在 ( A )中。A. 主存 B.寄存器 C. 直接存取存储器 D. 磁盘4. 在指令格式中,采用扩展操作码设计方案的目的是 ( C )。A. 减少指令字长度 B. 增加指令字长度C. 保持指令字长度不变而增加指令操作的数量D. 保持指令字长度不变而增加寻址空间5. 设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量(用补码表示)。每当CPU从存储器取出第一个字节时,即自动完成(PC)+1PC。若该指令的地址为2003H,要求转移到200AH地址,则该转移指令第二字节的内容
8、应为 ( A )。A. 05H B. 06H C. 07H D.08H 6. 关于超前进位加法器,以下叙述错误的是( B )。A. 超前进位解决的问题是进位的传递速度B. 各位的进位不仅与两个参加操作的数有关,还与低位的进位相关C. 由于各位的操作数是同时给出的,各进位信号几乎可以同时产生D. 运算速度高于串行进位加法器7. 某一SRAM 芯片,其容量为1024*8位,除电源和接地端外,该芯片引脚的最小数目为 ( A )。(SRAM芯片引脚组成:1、电源、地。2、地址线。3、数据线。4、控制线。(读写线,片选线)A. 20 B. 22 C. 25 D. 308. 计算机的存储系统是指( D )
9、.A. RAM B. ROM C. RAM和ROM D. CACHE、主存和辅存9. 在微程序控制方式中,机器指令和微指令的关系是 ( B )。A 每一条机器指令由一条微指令来解释执行B 每一条机器指令由一段(或一个)微程序来解释执行C 一段机器指令组成的工作程序可由一条微指令来解释执行D 一条微指令由若干条机器指令组成10. 为使虚存系统有效的发挥其预期的作用,所运行的程序应具有的特性是 ( A )。A. 该程序不应含有过多的I/O操作 B. 该程序的大小不应超过实际的内存容量C. 该程序的大小不应小于实际的内存容量 D. 该程序的指令间相关不应过多11. 相联存储器是按 ( C )进行寻址
10、的存储器。A. 地址指定方式 B. 堆栈存储方式C. 内容指定方式 D. 地址指定方式和堆栈存储方式结合12. 假设微处理器的主振频率为50MHZ,两个时钟周期组成一个机器周期,平均三个机器周期完成一条指令,则它的平均运算速度近似为 ( C )MIPS。A. 2 B. 3 C. 8 D.1513. 下列叙述中,不能反映RISC特征的是 ( D )。A. 简单的指令系统 B. 指令长度不可变C. 执行每条指令所需的机器周期数的平均值小于2(小于1)D. 使用微程序控制器14. 采用增量与下地址结合方式产生后继微指令地址,其基本思想是 ( B )。A、 用程序计数器PC来产生后继微指令地址B、 通
11、过微指令顺序控制字段中由设计者指定或者由设计者指定的判断字段,控制产生后继微指令地址;C、 用微程序计数加MPC来产生后继微指令地址;D、 通过指令中指定一个专门字段来控制产生后继微指令地址。15. 微型机系统中,主机和高速硬盘进行数据交换一般采用( D )方式。A. 程序中断方式 B.程序直接控制 C.通道方式 D.直接存储器存取(DMA)16. 50多年来,计算机系统结构有了很大新发展,但原则上变化不大,习惯上仍称之为 D 机。A.牛顿 B.爱因斯坦 C.爱迪生 D. 冯. 诺依曼17.一条指令通常分为两个部分:_A_和地址码。 A. 操作码 B. 微操作码 C. 控制码 D. 微地址码1
12、8. 浮点数的表示范围和精度取决于 A 。A. 阶码的位数和尾数的位数; B. 阶码采用的编码和尾数的位数;C. 阶码采用的编码和尾数采用的编码;D. 阶码的位数和尾数采用的编码。19. 串行运算器是一种最简单的运算器,其运算规则是:按时间先后次序 A 。A. 由低位到高位逐位运算 B. 由高位到低位逐位运算C. 由低位到高位先行进位运算 D. 由高位到低位先行借位运算20. 浮点数N=MRE,若阶的基数R2,则下列补码 C 为规格化的数。A. 0. B. 1. C. 1. D. 0.三、分析计算或设计1. 已知 x=0.1011,y=0.1001 ,用补码两位乘法计算xy (要求过程) 。2
13、.已知 X=2-01(+0.),Y=2+11(0.),求XY。(要求阶码用双符号位移码表示并运算,尾数用补码表示并用补码二位乘法计算)4. 某计算机的字长为16位,存储器按字编址,访存指令如下:15 11 10 9 8 7 0OPMA图1 指令格式示意图M值寻址方式M值寻址方式024立即寻址间接寻址相对寻址13直接寻址变址寻址寻址模式表其中OP是操作码,M定义寻址方式(见表),A为形式地址。设PC和Rx分别为程序计数器和变址寄存器,字长为16位。问:(1) 该格式能定义多少种指令?(2) 各种寻址方式的寻址范围为多少字?(3) 写出各种寻址方式的有效地址EA的计算式。5. 某微程序控制器中,采
14、用直接控制微指令格式。已知全机共有微命令20个,可判断条件有4个,控制存储器的容量为12830位。设计微命令的具体格式。6. 某机采用微程序控制方式,微指令字长24位,采用水平编码控制的微指令格式,采用断定方式,共有微命令30个,构成4个相互排斥类,各包含5个,8个,14个,3个微命令,外部条件3个。1) 控制存储器的容量应为多少?2) 设计出具体微指令的具体格式。7. 用4K4的动态RAM芯片设计一个32K8的按字节单元编址的存储器。4个32*32存储矩阵1) 需要多少芯片?2) 该存储器的刷新地址计数器应为多少位? 8.存储器分布图如下所示(按字节编址),现有芯片ROM 8K8和RAM 8
15、K4,设计此存储系统,将RAM和ROM与CPU连接。 RAM1 0000H1FFFH RAM2 2000H3FFFH 空 4000H5FFFH ROM 6000H7FFFH9. 一个组相联地址映像cache由64个存储块构成,每组包含4个存储块。主存包含4096个存储块,每块由8个字组成,每字为32位。存储器按字节编址,访存地址为字地址。1) 写出cache的地址位数和地址格式。2) 写出主存的地址位数和地址格式。3) 画出组相联地址映像的示意图。4) 主存地址18AB9H映射到cache 的哪个字块?10. 某机主存容量为1MB,采用两路组相联方式的Cache容量为64KB,每个数据块为25
16、6字节。CPU要顺序访问地址为20124H,60140H的两个内存单元中的数。已知访问开始时前CACHE的第二组(组号为1)中两块的主存字块标记如图所示。请问:1)写出cache的地址位数和地址格式。2)写出主存的地址位数和地址格式。组13)上述两个数能否从CACHE中读取,若能,给出实际访问的CACHE地址;若不能,请说明应该如何做,才能从CACHE中读取(LRU算法)。0号块00100(二进制)1号块01011(二进制)11.设主存容量为4MB,虚存容量1GB,页面大小为4KB。1) 写出主存地址格式。2) 写出虚存地址格式。3) 页表长度为多少?12. 设某虚拟存储器有如下快表放在相联存
17、储器中,其容量为8个存储单元,问按如下三个虚拟地址访问,主存的实际地址码各是多少?若无法形成主存地址,将会如何处理。(均为16进制)页号本页在主存起始地址424000025380007960006600004400001580000550000307000015032470128480516页号页内地址 13. 某计算机字长16位,运算器16位,有16个通用寄存器,8种寻址方式,主存容量为64K字,指令中地址码有寻址方式字段和寄存器字段组成,试问:1) 双操作数指令最多有多少条?2) 单操作数指令最多有多少条?3) 间接寻址的范围有多大? 4) 直接寻址的范围有多大?14. 某计算机字长16位
18、,主存容量64KB,包含8个16位通用寄存器,采用单地址指令,共有100条指令,采用寄存器直接、存储器间接、变址和相对四种寻址方式,请设计该指令系统(即指令格式)并说明你的设计思想。15. 设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量(用补码表示)。每当CPU从存储器取出第一个字节时,即自动完成(PC)+1PC。设该指令的地址为2003H,要求转移到200AH,则转移指令的第二字节的内容为 多少?若为2008H,要求转移到2001H地址,则该转移指令第二字节的内容应为什么?16已知某运算器的基本结构如图所示,它具有+(加)、-(减)、M(传送)三种操作。1) 写出图中1-12表示的运算器操作的微命令;2) 指出相斥性微操作;3) 若控制存储器容量为512*17,设计适合此运算器的微指令格式。ALU锁存器A锁存器BR1R2R3BUS45678910111213218. 简述SRAM和DRAM的区别。19. 简述同步控制方式和异步控制方式的区别。20. 静态存储器(SRAM)依靠什么来存储信息?为什么称为“静态”存储器?专心-专注-专业