《微机原理期末复习题(共13页).doc》由会员分享,可在线阅读,更多相关《微机原理期末复习题(共13页).doc(13页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、精选优质文档-倾情为你奉上第一章一、填空题1、86的压缩BCD码表示形式为( 86H )。2、基本的ASCII码为_8_位编码,共有_27_个字符。3、计算机中的总线包括_地址总线_、_数据总线_和_控制总线_。4、计算机系统由_硬件_系统和_软件_系统两大部分组成。5、CPU的字长与_数据总线_有关;寻址空间与_地址总线_有关。6、若CPU的数据线宽度为8位,则它的字长为_8_位;地址线宽度为16位,则它的寻址空间为_216B_。7、计算机语言分为_低级_语言、_中级_语言和_高级_语言。8、计算机软件分为_系统_软件和_应用_软件两大类。9、8位有符号二进制数为正数时,符号位b7为_183
2、_;为负数时,符号位b7为_-73_。10、正数的原码、反码、补码_是相同的_;11、目前,微型计算机的核心部件是 _ CPU_。二、名词解释微机 微处理器 微型计算机系统 汇编语言 操作系统 系统软件BIU EU ASCII码 BCD码三、判断题。请判断以下题的正误,对于“”的请说明原因。1、8位二进制数的补码表示范围为-127 +127。( X )。 -128 +1272、CPU的寻址空间与它的数据线宽度有关( X )。3、CPU的数据线宽度越宽,它的相对运行速度越快( )。4、寄存器和存储器都是CPU内部的存储单元( X )。寄存器是CPU内部的存储单元5、十进制数456的压缩BCD码表
3、示形式为0BCD( )。6、-100的8 位二进制数原码值为B,补码值为B( )。7、回车符CR的ASCII 码值是0DH( )。第二章一、填空题1、SP是一个( 16 )位寄存器。Flags是一个( 16 )位寄存器。控制标志位TF的含义为: 追踪标志,当TF置为1,CPU进入单步执行方式,即每执行一条指令,产生一个单步中断请求 )。2、设某一堆栈段中当前栈顶的逻辑地址为2000H:0200H,在弹出两个字后栈顶的物理地址是(2000H:01FCH )。3、设双字H的起始地址是0A0000H,则此双字中12H所在单元的物理地址是( 0A0003H )。4、在8086中,每一内存单元只能有一个
4、( 物理 ) 地址,但可以有多个( 逻辑 )地址。5、判断有符号数运算是否溢出应根据( OF )标志位。6、8086 CPU中,用于区分CPU是工作在最大模式还是最小模式的引脚是(MN/MX )。7、8086 CPU中的寄存器都是( 16 )位的。8、总线周期是( CPU通过总线对存储器或IO接口进行一次访问所需要的时间 )二、名词解释指令周期 逻辑地址 物理地址 段地址 偏移地址 时钟周期 标志寄存器堆栈 寄存器 三、判断题。请判断以下题的正误,对于“”的请说明原因。1、内存的物理地址是唯一的,每一个内存单元可存放一个16位二进制数。 ( X) 每一个内存单元可存放一个8位二进制数2、 存储
5、器是计算机系统中不可缺少的部分。( ) 3、8086 CPU为16位处理器,一次可并行传送8位或16位二进制数。( )4、8086 CPU的数据总线和地址总线都是20位。( X ) 5、8086 CPU的BIU中包含有一个16位的地址加法器。(X ) 8086 CPU的BIU中包含有一个20位的地址加法器6、因为8086存储单元的段地址和偏移地址均为16位,则8086存储单元的地址线为32位。( x ) 因为8086存储单元的段地址和偏移地址均为16位,则8086存储单元的地址线为20位7、8086 CPU可以通过改变指令指针IP的内容来改变执行顺序。( ) 8、8086 CPU的16位标志寄
6、存器FR中每位均有确定含义。( X) 9、8086 CPU的基本读写总线周期由4个时钟周期组成。( ) 10、8086CPU在一个存储单元中,可存入8位数据或者16位数据。( x) 8086CPU在一个存储单元中,可存入8位数据.11、8086CPU允许多个逻辑段重叠或交叉。( X ) 8086CPU允许多个逻辑段重叠12、堆栈指针SP总是指向堆栈的栈顶。( ) 13、8086 CPU从功能结构上看,其由控制器、运算器、寄存器三部分组成。( X )8086 CPU从功能结构上看,其由执行单元和总线接口单元组成.14、寄存器寻址比存储器寻址的运算速度快( )四、单项选择题1、8086 CPU引脚
7、中区分CPU进行存储器访问还是IO访问的控制引脚是( B )。 A、MN/MX B、M/IO C、INTR D、NMI2、若某数据段位于存储区38000H47FFFH,则该数据段的段地址为( )。 A38000H B47FFFH C3000H D3800H3、程序设计中所使用的地址是( A )。 A逻辑地址 B有效地址 C物理地址 D段基址4、标志寄存器Flags中存放两类标志,即( B )。 A符号标志、溢出标志 B控制标志、状态标志 C方向标志、进位标志 D零标志、奇偶标志5、下列有关指令指针寄存器的说法中,哪一个是正确的( B )。 AIP存放当前正在执行的指令在代码段中的偏移地址 BI
8、P存放下一条将要执行的指令在代码段中的偏移地址 CIP存放当前正在执行的指令在存储器中的物理地址 DIP存放当前正在执行的指令在存储器中的段地址6、某系统中,已知建立堆栈时SS=2360H,SP=0800H,经过一段时间后,SP的内容变为0700H,则堆栈中有多少个字的数据( A ) A80H B50H C100 D100H7、 8088/8086CPU从功能结构上看,是由( D)组成的。 A、控制器和运算器 B、 控制器和运算器 C、控制器和20位物理地址加法器 D、执行单元和总线接口单元8、8086 CPU内部具有( B )个8位寄存器。 A、4 B、8 C、14 D、209、8086 C
9、PU的标志寄存器中有( D )个有效位。 A、1 B、3 C、6 D、910、8086 CPU对存储器采用分段管理的方法,每个存储单元均拥有( D )两种地址。 A、实地址和虚拟地址 B、 20位地址和16位地址 C、逻辑地址和物理地址 D、 段基址和偏移地址14、8086/8088CPU中,引脚RD和WR的作用是( C) A、 CPU控制数据传输的方向 B、 CPU实现存储器存储操作控制 C、 CPU实现读或写操作时的控制线 D、CPU实现读地址数据线分离控制15、8086 CPU中,可屏蔽中断请求的控制引脚是( C ) A、NMI B、HOLD C、INTR D、INTA16、8086 C
10、PU可访问( C )个字端口 A、 1K B、 32K C、 64K D、 1M17、 8086/8088CPU将数据压入堆栈时,栈区指针的变化为( c ) A、SS内容改变,SP 内容不变 B、SS内容不变,SP 内容加2 C、SS内容不变,SP 内容减2 D、SS和SP内都容改变18、在以下关于8086/8088对存储器进行分段管理的叙述中,不正确的是( D )。 A、1MB内存的空间可分为若干个64KB的段 B、 段的大小根据具体需要而定,最大不超过64KB C、段的起始地址能被16整除 D、段与段之间可以交叉 三、简答题 1、找出字符串“Pentium”的ASCII码,将它们依次存入从
11、00510H开始的字节单元中,画出它们存放的内存单元示意图。 P( ) e (65H)n( ) . m( )00510H00511H2、有一双字H在内存中的地址为30101H,画出其在8086系统的内存中存放的情况。 21H 43H65H 87H30101H3、8086的标志寄存器分为6个状态标志位和3个控制标志位,它们各自的含义和作用是什么?第三章一、填空题1、若要在DEBUG下显示偏移地址为2000H单元处的指令,相应命令应为:( U 2000H )。 2、条件转移指令JNZ的测试条件是 ZF=0 。3、MOV BP,AL指令中,目的操作数为_寄存器间接_寻址方式,对_堆栈_段的数据进行操
12、作。4、当采用寄存器间接寻址时,使用通用寄存器BX、DI、SI时,可以默认不写的段寄存器是_DS_5、采用寄存器间接寻址,当使用通用寄存器BP时,可以默认不写的段寄存器是SS_。6、条件转移指令是一种短转移,其转移范围在_ -128 +127 内。7、DEC BYTE PTRDI指令中,操作数的数据类型是_ 内存操作 。8、循环指令LOOPZ终止循环的条件是_CX=0或者ZF=0_。9、将AX寄存器清0的的逻辑指令是_xor ax,ax_或_ and ax,0 _(2)_ _。10、已知AX=0202H、CX=0003H,执行指令SAR AX,CL后,寄存器AX=_0040H_。二、名词解释寻
13、址方式 指令系统 源操作数 目的操作数三、判断题。请判断以下题的正误,对于“”的请说明原因。1、立即寻址方式只能用于源操作数。( )2、DOS所有的功能子程序调用都是利用INT 21H中断指令。( X )3、指令“MOV AX,BP”的源操作数的物理地址为SS*16+BP。( )4、指令指针寄存器IP是不能通过指令访问的。( )5、代码段寄存器CS的内容可以被压入栈区,也可以将堆栈中的数据弹出至CS中。( X )代码段寄存器CS的内容可以被压入栈区,不可以将堆栈中的数据弹出至CS中6、段内转移要改变IP、CS的值。( X )段内转移要改变IP的值7、CS和IP中的内容是不能通过指令随意改变的,
14、也就是CS和IP都不能用作目的操作数。( )8、不能给段寄存器直接传送立即数。( )9、MOV指令执行时会影响标志位。( X )MOV指令执行时不会影响标志位10、堆栈存取操作是以字节为单位的。当堆栈存入数据时,SP减1;当从堆栈中取出数据时,SP加1。( X )堆栈存取操作是以字为单位的。当堆栈存入数据时,SP减2;当从堆栈中取出数据时,SP加2。四、选择题1、指令MOV AX,3070H中源操作数的寻址方式为( A )A、寄存器间接寻址 B、立即寻址 C、直接寻址 D、变址寻址 2、指令MOV BX,AX中 (B) A、目的操作数是寄存器操作数 B、源操作数是存储器操作数 C、目的操作数是
15、存储器操作数 D、源操作数是立即操作数 3、指令MOV AX,BP中 (B) A、源操作数存于数据段 B、源操作数存于堆栈段 C、目的操作数存于数据段 D、目的操作数存于堆栈段 4、BX是( B) A、8位通用寄存器 B、16位通用寄存器 C、16位段寄存器 D、16位变址寄存器 5、下面4个寄存器中,不能作为间接寻址的寄存器是( B ) A、BX B、DX C、BP D、DI6、设SS2000H,执行下列程序段后SP( A ) MOV SP,2000H MOV AX,1234H PUSH AX A、21FFEH B、20000H C、22000H D、22002H 7、 TEST 与AND的
16、区别是( B )。 A、TEST 改变目标操作数 B、TEST 不改变目标操作数 C、都影响标志位 D、TEST不变标志位8、完成将BX清零,并使标志位CF清零的操作,下面错误的指令是( D ) A、SUB BX,BX B、XOR BX,BX C、MOV BX,00H D、AND BX,00H9、设SS2000H,下列程序段执行后,AH中的数据在内存地址为( C ) MOV SP,2000H MOV AX,1234H PUSH AX A、20000H B、22000H C、21FFEH D、21FFFH 10、设BL=05H,要使BL0AH,应执行的指令是( C ) A、NOT BL B、AN
17、D BL C、XOR BL,0FH D、OR BL,0FH 11、在8086基址加变址的寻址方式中,基址寄存器可以为(B),变址寄存器可以为(D)。如已知BX2000H,SI1234H,则指令MOV AX,BX+SI+2的源操作在(A)中。(1)A、AX或CX B、BX或BP C、SI或BX D、DX或DI(2)A、BC或CX B、CX或SI C、DX或SI D、SI或DI(3) A、数据段中偏移地址为3236H的字 B、数据段中偏移地址为3234H的字 C、附加段中偏移地址为3236H的字 D、附加段中偏移地址为3234H的字 12、PUSH 操作数;其中操作数允许为( C )。 A、立即操
18、作数 B、字节内存操作数 C、字内存操作数 D、字节寄存器操作数 五、分析题执行以下程序段后,请填写每题MOV SP,2000HMOV AX,0F0HMOV SI,1234HMOV DX,5678HPUSH SIPOP DISHL DX,1TEST AX,DXPUSH DX(1)SP=( D ); A、2000H B、1FFFH C、2001H D、1FFEH(2)DH内容所在存储器的偏移地址为( A ); A、1FFFH B、1FFEH C、1FFDH D、1FFCH(3)DL内容所在存储器的偏移地址为( B ); A、1FFFH B、1FFEH C、2000H D、1FFCH(4)AX=(
19、 C ); A、0H B、78H C、0F0H D、56H(5)DI=( A )。 A、1234H B、5678H C、2000H D、00F0H(6)DX=( B ); A、5678H B、0ACF0H C、2B3CH D、0ABF0H(7)标志位ZF=( A )。 A、0 B、1 C、不定 D、无值第四章一、单项选择题 1、 关于指令MOV BX,AX,以下叙述正确的是:(C)A、目的操作数是寄存器操作数 B、源操作数是内存操作数C、目的操作数是内存操作数 D、源操作数是立即操作数2、执行下列程序,设(SS)2000H,执行后(SP)? MOV SP,2000H MOV AX,1234H
20、PUSH AXA21FFEH B20000H C22000H D22002H4、 汇编语言程序代码必须位于代码段中,形成代码段物理地址的寄存器对是(B) ASS: SP BCS: IP C. DS: BX D. CS: BX5、指令LOOPZ的循环执行条件是 ( c) ACX不等于0且ZF0 BCX不等于0或ZF=0 CCX不等于0且ZF1 DCX不等于0或ZF1二、程序题主要围绕实验、PPT中的简单例题、教材中的例题进行。实验指导书:实验1全部、实验2(1、3题),实验3的第1、3题,实验4的第1、3题,实验6全部;PPT中的简单例题,要求掌握“回车符”和“换行符”的作用及功能教材中的例题:
21、“例4.14”、“例4.17”、 “例4.20”试编写一程序,将地址偏移量为100H单元开始的256个单元分别写入:00H,01H,02H,03H,.FFH等数据统计其中正元素的个数(负元素的个数,0的个数),将统计结果送入到上述数据块之后的一个单元中;第五章一、名词解释Flash ROM RAM EEPROM Cache二、判断题。请判断以下题的正误,对于“”的请说明原因。1、DRAM存储芯片须定期刷新,PC机中所使用的内存条由DRAM组成。 ( )2、8086 CPU对内存的访问能力由所插的内存条数目决定。( X )3、高速缓冲存储器Cache与CPU的速度相当。( X ) 4、在PC机中
22、,外存储器中的存储价质仅为磁性材料( X )。5、在PC机中,内存储器中的存储价质仅为半导体材料( )6、CPU访问内存的速度比访问外存的速度慢( X )。7、存储器芯片的主要技术指示是容量、存取时间和功耗( X )。8、RAM是英文Random Acess Memory 的缩写( )。9、ROM是英文Read Only Memory 的缩写( )。10、字节的英文为Byte,位的英文为bit( )。11、某存储芯片的字节容量为1KB,它的位容量为10Kb( X )。12、存储容量1MB等于1000KB( X )。13、静态RAM需要刷新电路( X )。14、动态RAM需要刷新电路( )。15
23、、相对而言,静态RAM比动态RAM的集成度高( X )。16、相对而言,静态RAM比动态RAM的外围电路简单( X )。18、在内存储器组织中用部分译码方式,存储器单元地址有重复地址值( )。19、在内存储器组织中用全译码方式,存储器单元地址有重复地址值( X )。20、若存储芯片有1K个存储单元,它的片内地址线有10条( )。21、CPU的地址线为16条,可访问64K个存储单元( )。22、因ROM是仅读存储器,向它内部写入数据是不可能的( X )。三、存储器扩展题(必考题,为同种类型)1、现有2K*4位的RAM和2K*8位的ROM芯片若干,试为CPU构造一个2KB的RAM和4KB的ROM存
24、储系统。设该CPU的数据总线为D0-D7,地址总线为A0-A15,读写控制总线为 M/IO、RD、WR。请画出CPU与存储芯片之间的扩展连接设计图,并分析RAM和ROM的地址范围。(配套芯片和译码器可以任意使用)2、假设有单片8K8位的EPROM芯片和16K8位的SRAM芯片若干,试将它们与8088 CPU相连,形成16KB ROM容量和32KB RAM容量,请画出CPU和存储芯片的扩展连接图,并写出所形成的地址空间。要求:(1)扩展所形成的地址空间RAM占低地址空间,ROM占高地址空间,且连续;(2)分别写出你所形成的各片ROM与RAM的地址空间设:8088 CPU有A0A15共16条地址线
25、,8条数据线,对存储器的读写控制信号线是 WR,RD;EPROM芯片的读信号为OE,片选信号为CE;SRAM芯片的读、写信号分别为OE和WE,片选信号为CS。课本177页第六章一、填空题1、总线带宽又称总线最大传输率,是指单位时间内总线上可传送的数据量,可用( 字节数/秒,比特数/秒 )表示。(提示:指单位)2、总线是在模块和模块之间,设备和设备之间传送信息的一组( 公用信号线 )。3、按照总线上传输信息的不同,总线可以分为数据总线、( 地址总线 )、( 控制总线 )。4、总线位宽是指( 总线上能同时传送的数据位数 ),用bit表示。在总线频率一定时,总线带宽与位宽成(正 )比。(正比或反比)
26、5、USB总线是一种通用的( 串行 )总线。6、USB总线的逻辑拓扑结构是一种分层的( 星型 )拓扑结构。7、IEEE1394是一种高速( 串行 )I/O总线。(并行或串行)二、名词解释总线 总线带宽 RS232C USB总线 IEEE1394三、判断题。请判断以下题的正误,对于“”的请说明原因。1、同一时刻只能有一个模块向总线发送信息,但允许多个模块同时接收总线上的信息。( )2、IEEE 1394总线具有即插即用功能,其既支持同步也支持异步传输方式。 ( ( )3、USB总线不支持热插拔和即插即用。(X )4、总线性能指标中,总线位宽越宽,总线工作频率越高,总线带宽便越大。(( )5、在同
27、一时刻,总线上允许多对模块间进行信息交换。( X)6、CPU的地址总线是双向的,即地址可以在CPU和存储器及I/O口间互相传送。(X )7、RS-232是一种串行总线标准,具有25根信号。( )8、IEEE1394在一个端口上最多可连接128个设备。(X )四、单项选择题1、以下哪类总线是单向的( B )。A、数据总线 B、地址总线 C、控制总线 2、( C )总线用于微机系统内各插件板与系统板之间的连接,是微机系统中最总要的一种总线。A、片内总线 B、片总线 C、系统总线 D、外总线3、总线为完成一次数据传输需经历( c )个阶段。A 2个 B 3个 C 4个 D 5个4、以下关于微机系统中
28、采用总线结构的优点说法错误的是( D )A、可以简化系统结构,便于系统设计制造。B、便于接口设计。C、便于系统扩充。D、提高系统传输速率。5、对USB总线,以下说法错误的是( D )A、USB总线是一种串行总线标准。B、支持即插即用。C、支持热插拔。D、最多可连接63个设备。6、假设某CPU具有16根地址总线,则其对存储器的寻址范围为( A )A 64KB B 32KB C 16KB D 220B7、以下哪一种总线不是外总线( c )。A RS-232总线 B USB 总线 C PCI总线 D IEEE1394总线( )。第七章一、填空题1、8086 PC机提供的输入输出指令有两条,分别为IN
29、和OUT,其寻址方式也有两种,分别为直接寻址和( 间接寻址 ),其中指令OUT 50H, AL属于( 直接寻址 )。2、CPU 在执行IN AL,DX指令时,M/I/O#引脚为 低 电平,RD#引脚为 低 电平WR#引脚为 高电平2、 计算机系统中,CPU与外设之间数据传输方式包括:直接传输、( 查询传输 ) 、( 中断传输 )、( DMA传输 ) 。4、查询传输是指( )。5、中断传输是指( )。6、8086 CPU 使用 ( 16 ) 根地址线对I/O端口寻址,可寻址范围为 ( 216 ) 字节。7、 DMA传输是指( )。8、 系统对外设编址方式包括 (统一编址 ) 和(独立编址 ) 两
30、种.二、名词解释4、DMA传送 三、判断题。请判断以下题的正误,对于“”的请说明原因。1、 微机的几种输入/输出方式中,DMA方式利用率最高。 ( ) 微机的几种输入/输出方式中,DMA方式利用率最高。 ( )2、 CPU与I/O接口是通过三总线连接的。( )3、 8086 CPU读写一次存储器或I/O端口操作所需要的时间称为一个基本读写总线周期。( )4、 8088CPU工作在最小工作模式下,当执行OUT Dest,Src时,CPU的控制信号为I/O/M#=0、WR#=1、RD#=0状态。( X)5、 一个I/O接口中必须要有数据端口、控制端口和状态端口。( )6、 I/O接口与存储器统一编
31、址的优点是可用相同指令操作。( )7、 8086 CPU的I/O接口与存储器是统一编址的。( X )8、 8088CPU 对地址为240H的I/O端口读操作指令为IN AL,240H。( X )9、 8086 CPU对I/O端口的寻址空间为1MB。( X )10、 8086 CPU 最多可访问64K个I/O字端口。( )11、 8086 CPU采用I/O独立编址方式,可使用AD15-AD0线的地址信息寻址I/O端口( )12、 8086 CPU的输入指令IN Dest,Src 中目的操作数Dest只能是AL.(X )13、 8086 CPU的输出指令,是将AL或 AX寄存器的内容输出到外设的一
32、个端口。( )14、 在CPU与外设的I/O传输控制方式分为直接传输、查询传输、中断传输、DMA传输。( )15、 若I/O接口为直接传输方式,接口中应有状态端口。( X )16、 中断控制方式是由外设申请而发生,无请求时CPU可以正常工作,因此中断传输可提高CPU的利用率。( )17、 查询方式时CPU处于主动,外设处于被动,所以CPU效率不高。( )18、 外设的状态信息是通过I/O接口传送给CPU。( )19、 查询传输方式是通过查询状态后决定是否传输的传输方式。( )五、分析题2、请写指令完成操作:将字数据内容56FDH输出到端口1000HMOV DX,1000HMOV AX,56FD
33、HOUT DX,AX第八章一、填空题6、中断服务程序入口地址表又称为中断向量表,每个中断向量占用 4 字节空间,2个低位字节为 ip ,2个高位字节为 cs 。7、若中断类型号为13,则这个中断向量的第一个字节的地址为 13*4 。8、8259A可编程控制器,当单片使用时,可同时接收 8 级外设的中断请求。四、单项选择题1、中断向量表存放在存储器的( B )中。 A、FFC00 H FFFFFH B、00000H 003FFHC、EEC00H FFFFFH D、EEBFFH FFFFFH2、下面哪一个中断的优先级最低( C )。A、NMI中断 B、INTR中断C、单步中断 D、断点中断3、1、
34、CPU在中断响应过程中,( B )是为了能正确地实现中断返回。A、识别中断源 B、断点压栈C、获得中断服务程序入口地址 D、清除中断允许标志IF4、10、能够提供中断类型码的芯片是(A )A、8259A B、8255AC、8253 D、8251A5、响应 NMI请求的必要条件是(C )。 A、IFI B、IF0C、一条指令结束 D、无INTR请求6、下面哪一个中断的优先级最高(D )。A、NMI中断 B、INTR中断C、单步中断 D、断点中断 三、判断题。请判断以下题的正误,对于“”的请说明原因。1、8086 CPU可管理256种中断,其中INTR中断属于外部中断。 ( )2、中断向量就是中断
35、类型码。( X )3、中断向量表地址指针就是中断向量。(X )4、一个中断控制芯片8259A可管理8个中断源 ( )5、每一个中断向量在中断向量表中连续占4个内存单元。( )6、正在服务的中断源一定是优先级别最高的。( X )7、8086响应中断的条件是执行完当前指令 ( x )8、响应非屏蔽中断NMI的条件是中断控制标志位IF必须置为1 ( X )9、8259A是一种可编程的中断控制器。 ( )五、分析题(共10分)1、设有中断类型号为60H的中断服务程序,其中断向量为2167H:7A48H,请回答以下问题。(6分)(1)计算60H中断类型号所对应的中断向量地址;(2) 请用图描绘出60H号中断对应的中断向量在中断向量表中的存储示意。答案:(1)60H*4=180H(2) 48H 7AH 67H 21H 180H 181H 一、填空题(每空1分,共8分)二、名词解释(每题4分,共16分)三、判断题。请判断以下题的正误,对于“”的请说明原因。(每题1分,共 10 分)四、单项选择题(每题2分,共10分)五、分析题(共10分)六、程序题(共36分) 3道题七、存储器扩展题(10分)专心-专注-专业