北京理工大学数字系统与设计实验报告(共14页).doc

上传人:飞****2 文档编号:13660963 上传时间:2022-04-30 格式:DOC 页数:14 大小:2.08MB
返回 下载 相关 举报
北京理工大学数字系统与设计实验报告(共14页).doc_第1页
第1页 / 共14页
北京理工大学数字系统与设计实验报告(共14页).doc_第2页
第2页 / 共14页
点击查看更多>>
资源描述

《北京理工大学数字系统与设计实验报告(共14页).doc》由会员分享,可在线阅读,更多相关《北京理工大学数字系统与设计实验报告(共14页).doc(14页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、精选优质文档-倾情为你奉上 本科实验报告实验名称: 数字系统设计与实验(软件部分) 课程名称:数字系统设计与实验(软件部分)实验时间:任课教师:实验地点:实验教师:实验类型: 原理验证 综合设计 自主创新学生姓名:学号/班级:组 号:学 院:同组搭档:专 业:成 绩:实验一 QuartusII 9.1软件的使用一、实验目的1、通过实现简单组合逻辑电路,掌握QUARTUSII 9.1软件的使用;2、编程实现3-8译码电路以掌握VHDL组合逻辑的设计以及QUARTUSII 9.1软件的使用。;二、实验内容1、3-8译码电路VHDL组合逻辑的设计A、3-8译码电路真值表输入输出D2D1D0Q7Q6Q

2、5Q4Q3Q2Q1Q00000000000100100000010010000001000110000100010000010000101001000001100100000011110000000B、功能仿真波形图:C、时序仿真波形图:D、VHDL代码library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_arith.all;use ieee.std_logic_unsigned.all;entity decoder3_8 isport(en:in std_logic; sel:in std_logic_vector(2 dow

3、nto 0); qout:out std_logic_vector(7 downto 0);end decoder3_8;architecture beha of decoder3_8 is signal sina_in:std_logic_vector(2 downto 0); signal sina_out:std_logic_vector(7 downto 0);begin sina_insina_outsina_outsina_outsina_outsina_outsina_outsina_outsina_outsina_out=; end case; end if; qout=sin

4、a_out;end process;end beha;2、共阳极七段译码器VHDL组合逻辑的设计A、共阳极七段译码器管脚分布及电路结构如下如所示:显示0时,a,b,c,d,e,f管脚接低电平,g管脚接高电平点亮的二极管会显示数字0 。如图所示:B功能仿真波形图:C时序仿真波形图:D、VHDL代码library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_arith.all;use ieee.std_logic_unsigned.all;entity seg7 isport(clk,load,en:in std_logic; data_

5、in:in std_logic_vector(3 downto 0); seg:out std_logic_vector(6 downto 0);end seg7;architecture beha of seg7 issignal qout:std_logic_vector(3 downto 0);signal q_temp:std_logic_vector(3 downto 0);begin process(clk,load) begin if(load=1)then q_temp=data_in; elsif(clkevent and clk=1)then if(en=0)then qo

6、ut=qout; elsif(qout=1001)then qout=0000; else qout=qout+1; end if; q_tempsegsegsegsegsegsegsegsegsegsegseg2-5-6-1-9-4-8-7-3-0的顺序输出;使用此输出作为驱动输入到7段译码器的显示逻辑。功能仿真结果:图 1总体仿真结果图2 二分频结果 图3 四分频结果图4 八分频结果图5 十六分频结果实验三 数字钟的设计与仿真一、实验目的通过设计实现四种频率可选的数字钟的设计与仿真,以熟悉VHDL语言编程。二、实验内容系统整体由分频器、多路选择器和计数器三个模块组成。输入引脚有5根,分别为

7、时钟(提供整个系统的时钟信号)、选择器输入Sel1、Sel0(选择不同的频率输入)、复位信号,以及置位信号。输出引脚有24根,分别为时个位hour_low(3 downto 0)和十位hour_high (3 downto 0)、分钟个位min_low(3 downto 0)和十位min_high (3 downto 0)、秒个位second_low(3 downto 0)和十位secondr_high (3 downto 0)。功能仿真结果如下图所示:图1 总体功能仿真图2 59秒跳变图3 9分59秒跳变图4 59分59秒跳变图5 9时59分59秒跳变图6 23时59分59秒跳变【实验心得】本次实验比较难,设计的知识点比较多,开始的时候感觉难以下手,最初并不知道因为线路重叠要采取一些特殊的方法,把代码打上去结果程序不能运行成功,在仔细阅读使用手册后才发现这个问题,所以前面浪费了一些时间,总体来说,本次的所用到的模块基本在以前的试验中都有使用,问题的难点就在于,如何把这些代码结合起来而不出差错,在此,我又能体会到规范编程的重要性,实验中还有一个需要解决的问题就是数码管显示不稳定,会有闪烁的现象,请教了同学也查阅了资料才得以解决。最后能够把程序运行成功,自己也很开心,学到了很多知识,也锻炼了自己的综合编程能力。专心-专注-专业

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 教案示例

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁