用状态机实现序列检测器的设计(共7页).doc

上传人:飞****2 文档编号:13455401 上传时间:2022-04-29 格式:DOC 页数:7 大小:276.50KB
返回 下载 相关 举报
用状态机实现序列检测器的设计(共7页).doc_第1页
第1页 / 共7页
用状态机实现序列检测器的设计(共7页).doc_第2页
第2页 / 共7页
点击查看更多>>
资源描述

《用状态机实现序列检测器的设计(共7页).doc》由会员分享,可在线阅读,更多相关《用状态机实现序列检测器的设计(共7页).doc(7页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、精选优质文档-倾情为你奉上1. 掌握基于语言的ISE设计全流程;实验三:用状态机实现序列检测器的设计一、 实验目的2. 用状态机实现序列检测器的设计,并对其进行仿真和硬件测试。3. 掌握基于语言的ISE设计全流程;4. 熟悉、应用VerilogHDL描述数字电路;二、 实验原理与设计过程(一) 实验内容:序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,当序列检测器连续收到一组串行二进制码后,如果这组码与检测器中预先设置的码相同,则输出A,否则输出b。由于这种检测的关键在于正确码的收到必须是连续的,这就要求检测器必须记住前一次的正确码及正确序列,直到在连续的检测中所收到的每一位码都与

2、预置数的对应码相同。在检测过程中,任何一位不相等都将回到初始状态重新开始检测。例3-1描述的电路完成对序列数的。当这一串序列数高位在前(左移)串行进入检测器后,若此数与预置的密码数相同,则输出“A”,否则仍然输出“b”。(二) 本次实验的核心是:应用有限状态机的设计思路,检测输入的串行数据是否是8b。根据下载电路板的资源,拟用SW3-SW0,J4接口的E8,F8,C7,D7作为系统输入(系统由此需要设计一个8bits并行数据转串行的模块),一个7段数码显示译码器作为检测结果的输出显示,如果串行序列为”,显示A,否则显示b(系统需要设计一个7段数码显示译码器模块),为了显示可控,清晰,拟用V16

3、,D18实现时钟,复位信号的输入。(三) 设计参考:本实验由顶层文件、串行检测、并行数据转串行、数码管显示四个模块组成:a) 系统共包括4个模块:并行数据转串行数据模块、串行检测模块、数码管显示模块、消抖模块。由于需要用按键V16作为时钟输入,为保证实验效果,调用实验二中应用的消抖模块,对时钟clk输入信号进行消抖。b) 对于并行数据转串行数据模块输入输出端口说明:i. clk-系统时钟,由按键V16通过消抖模块后提供。ii. din8-8bits输入数据,需在时钟控制下,串行输出。iii. reset-系统复位信号,当reset=1b1时,系统输出复位,否则系统正常工作。iv. din-1b

4、it输出信号。该并行模块的设计如下:module xulie_u1(clk,din8,reset,din );input clk;input7:0 din8;input reset;output din;parameter s0 = 3b000, s1 = 3b001, s2 = 3b010, s3 = 3b011, s4 = 3b100, s5 = 3b101, s6 = 3b110, s7 = 3b111;reg2:0 cur_state,next_state;reg din;always (posedge clk or posedge reset) if(reset) cur_state

5、 = s0; else cur_state = next_state;always (cur_state or din8 or din )begin case (cur_state) s0 : begin din = din87; next_state = s1; end s1 : begin din = din86; next_state = s2; end s2 : begin din = din85; next_state = s3; end s3 : begin din = din84; next_state = s4; end s4 : begin din = din83; next

6、_state = s5; end s5 : begin din = din82; next_state = s6; end s6 : begin din = din81; next_state = s7; ends7 : begin din = din80; next_state = s0; end default : begin din = 1b0; next_state = s0; endendcaseendendmodule(四) 对于串行检测模块其输入输出端口说明如下:a) din-1bit的串行输入数据b) clk-同步输入时钟c) clr -异步清零信号,当CLR=1,系统输出置0

7、,否则,系统正常工作d) AB-4bits数据,如果系统检测到8b的串行输入,AB=4b1010,否则,AB=4b1011.e) 其设计代码如下:module schk_u2(din,clk,reset,AB);input din;input clk;input reset;output3:0 AB;reg3:0 AB;reg3:0 current_state,next_state;parameter st0=4b0000,st1=4b0001,st2=4b0010,st3=4b0011,st4=4b0100,st5=4b0101,st6=4b0110,st7=4b0111,st8=4b100

8、0;always (posedge clk or posedge reset)beginif(reset)current_state=st0;elsecurrent_state=next_state;endalways (current_state or din)begincase(current_state)st0:begin AB=4b1011; next_state=(din=1)?st1:st0;endst1:begin AB=4b1011; next_state=(din=1)?st2:st0;endst2:begin AB=4b1011; next_state=(din=1)?st

9、3:st0;endst3:begin AB=4b1011; next_state=(din=0)?st4:st3;endst4:begin AB=4b1011; next_state=(din=0)?st5:st1;endst5:begin AB=4b1011; next_state=(din=1)?st6:st0;endst6:begin AB=4b1011; next_state=(din=0)?st7:st1;endst7:begin if(din=1)begin AB=4b1010;next_state=st8;endelsebegin AB=4b1011;next_state=st0

10、;endendst8:begin AB=4b1011; next_state=(din=1)?st1:st0;endendcaseendendmodule(五) 其中最后的LED驱动模块不做过多说明,只是简单的设计如下:module decled7s_u3(AB,led7 ); input3:0 AB; output6:0 led7; reg6:0 led7; wire3:0 AB; initial led7=7b; always (AB) begin case(AB) 4b1010:led7=7b; 4b1011:led7=7b; default:led7=7b; endcase endEn

11、dmodule(六)最终加入消抖模块综合结果如下:(七) 综合模块代码:module XULIEQI(clk_50M,clk1,reset,din8,led7 );input clk_50M,clk1;input reset;input 7:0 din8;output 6:0 led7;wire 3:0 AB;wire din,clk;debounce_module u1(clk_50M,reset,clk1,clk);xulie_u1 u2(clk, din8, reset, din);schk_u2 u3(din,clk,reset,AB);decled7s_u3 u4(AB,led7);

12、endmodule三、 实验仿真(一) 根据实验过程综合程序结果:(二) 实验引脚约束文件如下:NET clk1 LOC = V16 |PULLDOWN ;NET clk_50M LOC = C9 ;NET din80 LOC = D7 ;NET din81 LOC = C7 ;NET din82 LOC = F8 ;NET din83 LOC = E8 ;NET din84 LOC = L13 ;NET din85 LOC = L14 ;NET din86 LOC = H18 ;NET din87 LOC = N17 ;NET led70 LOC = D5 ;NET led71 LOC =

13、C5 ;NET led72 LOC = B6 ;NET led73 LOC = E7 ;NET led74 LOC = F7 ;NET led75 LOC = A4 ;NET led76 LOC = B4 ;NET reset LOC = D18 ;NET clk1 CLOCK_DEDICATED_ROUTE=FALSE;(三) 并行模块的时序仿真情况为:(四) 串行检测模块的相应仿真:四、思考题本次实验的设计代码表达的是Moore类型的状态机它的输出信号仅与当前的状态有关,与当前的输入无关。reset=0时,当din=1,idle状态转为s1状态,输出为b;当din=1,s1状态转为s2状态,输出为b;当din=1,s2状态转为s3状态,输出为b;当din=1,s3状态转为s4状态,否则转为s3状态,输出为b;当din=0,s4状态转为s5状态,输出为b;当din=1,s5状态转为s6状态,输出为b;当din=0,s6状态转为s7状态,否则转为s2状态,输出为b;当din=1,s7状态转为s8状态,输出为A。当din=1,s8状态转为s1状态,输出为b,依次循环。当reset=1时,输出复位为b。专心-专注-专业

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 教案示例

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁