《2022年《电子技术基础》第五版高教版课后答案.pdf》由会员分享,可在线阅读,更多相关《2022年《电子技术基础》第五版高教版课后答案.pdf(37页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、电子技术基础第五版1. 1 数字电路与数字信号第一章数字逻辑习题1.1.2 图形代表的二进制数010110100MSB LSB 0121112(ms)解: 因为图题所示为周期性数字波, 所以两个相邻的上升沿之间持续的时间为周期, T=10ms 频率为周期的倒数, f=1/T=1/0 、01s=100HZ 占空比为高电平脉冲宽度与周期的百分比, q=1ms/10ms*100%=10% 1、2 数制1.2.2 将下列十进制数转换为二进制数, 八进制数与十六进制数( 要求转换误差不大于2 (2)127 (4)2、718 解:(2)(127)D=27-1=(10000000)B-1=()B=(177)
2、O=(7F)H(4)(2、718) D=(10、1011)B=(2 、54)O=(2、B)H 1、4 二进制代码1.4.1 将下列十进制数转换为8421BCD 码: (1)43 ( 3)254、25 解:(43)D=(01000011) BCD 1.4.3 试用十六进制写书下列字符繁荣ASC码的表示 : P28 (1)+ (2) (3)you (4)43 解: 首先查出每个字符所对应的二进制表示的ASC码 , 然后将二进制码转换为十六进制数表示。(1) “+”的ASC码为 , 则(00101011)B=(2B)H (2)的 ASC码为1000000,(01000000)B=(40)H (3)y
3、ou 的 ASC码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75 (4)43 的 ASC码为0110100,0110011,对应的十六紧张数分别为34,33 1、6 逻辑函数及其表示方法精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 1 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案解: (a)为与非 , (b)为同或非 , 即异或精品资料 - - - 欢迎下载 - - - - - - - - - - -
4、 欢迎下载 名师归纳 - - - - - - - - - -第 2 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案第二章逻辑代数习题解答2.1.1 用真值表证明下列恒等式(3) ABABAB(AB)=AB+AB 解: 真值表如下A B ABABAB ABAB+AB 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 0 0 0 0 1 1 0 0 1 1 0 0 1 A(1BC ) ACDCDEAACDCDEACDCDEACDE2.1.4 用代数法化简下列各式(3) ABCBC)ABAB(AB)(AB) 1精品资料 - - -
5、欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 3 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案BABABABBABAB(9) ABC DABDBC DABCBDBC解: ABC DABDBC DABCBDBCB( ACD)LD( AC) 2精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 4 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分
6、)高教版课后答案(3) (LAB)(CD) 2.2.2 已知函数 L(A,B,C,D)的卡诺图如图所示, 试写出函数 L 的最简与或表达式解: L( A, B, C, D) BC DBCDBC DABD2.2.3 用卡诺图化简下列个式(1) ABCDABCDABADABC3精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 5 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案解: ABCDABCDABADABCABCDABCDAB CCDDADBBCCA
7、BCDD)( )( ) ( )( ) (ABCDABCDABC DABCDABC DABC DABC D(6) L( A, B, C, D) m解: (0, 2, 4, 6, 9,13) d(1, 3, 5, 7,11,15)LAD(7) L( A, B, C, D) m解: (0,13,14,15) d(1, 2, 3, 9,10,11)LADACAB4精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 6 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后
8、答案2.2.4 已知逻辑函数LABBCCA, 试用真值表 , 卡诺图与逻辑图 ( 限用非门与与非门)表示解:1 由逻辑函数写出真值表A 0 0 0 0 1 1 1 1 2由真值表画出卡诺图B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 L 0 1 1 1 1 1 1 0 3由卡诺图 , 得逻辑表达式LABBCAC用摩根定理将与或化为与非表达式LABBCACABBCAC4由已知函数的与非- 与非表达式画出逻辑图5精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 7 页,共 37 页 -
9、 - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案第三章习题3、1 MOS逻辑门电路3.1.1 根据表题3、1、1 所列的三种逻辑门电路的技术参数, 试选择一种最合适工作在高噪声环境下的门电路。表题3.1.1逻辑门电路的技术参数表逻辑门A 逻辑门B 逻辑门C V/ V2、4 3、5 4、2 V/V0、4 0、2 0、2 V/ V2 2、5 3、2 V/V0、8 0、6 0、8 表题t3、1、/ 3 ns逻辑门电路的技术参数t/ ns表P/ mW逻辑门A 1 1、2 16逻辑门B 逻辑门C 5 10 6 10 8 1解:延时-功耗积为传输延长时间与功耗的乘积,即
10、DP= tP根据上式可以计算出各逻辑门的延时-功耗分别为DP = ttP= ns(1 1、2) *16mw=17、6* 1012 J=17、6PJ -16802 -16802同理得出: DP=44PJ DP=10PJ,逻辑门的DP 值愈小,表明它的特性愈好,所以逻辑门C 的性能最好、3.1.5 为什么说74HC 系列 CMOS 与非门在+5V电源工作时,输入端在以下四种接法下都属精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 8 页,共 37 页 - - - - - - - - - - 电子技术基础第五版
11、(数字部分 )高教版课后答案于逻辑0: (1)输入端接地 ; (2)输入端接低于1、5V 的电源 ; (3)输入端接同类与非门的输出低电压0、1V; (4)输入端接10k的电阻到地、解:对于74HC 系列CMOS 门电路来说,输出与输入低电平的标准电压值为: V=0、1V, V=1、5V,因此有: (1) Vi=0 V=1、5V,属于逻辑门0 (2) Vi1、5V=V,属于逻辑门0 (3) Vi0、1V=1、5V,属于逻辑门0 精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 9 页,共 37 页 - -
12、- - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案3、1Vi0、01V 3.1.7 求图题3、1、7 所示电路的输出逻辑表达式、解:图解3.1.7 所示电路中L1= AB,L2= BC,L3= D,L4 实现与功能,即L4=L1 L2 L3,而L= L4 E,所以输出逻辑表达式为L= AB BCD E3.1.9 图题 3、1、9 表示三态门作总线传输的示意图, 图中 n 个三态门的输出接到数据传输总线,D1,D2, Dn为数据输入端 ,CS1,CS2CSn为片选信号输入端、试问: (1) CS 信号如何进行控制,以便数据D1,D2, Dn通过该总线进行正常传输; (
13、2)CS 信号能否有两个或两个以上同时有效?如果出现两个或两个以上有效,可能发生什么情况? (3)如果所有 CS 信号均无效 ,总线处在什么状态? -724解: (1)根据图解3.1.9 可知,片选信号CS1,CS2CSn为高电平有效,当 CSi=1 时第 i 个三态门被选中,其输入数据被送到数据传输总线上,根据数据传输的速度,分时地给CS1, CS2 CSn 端以正脉冲信号 ,使其相应的三态门的输出数据能分时地到达总线上、(2)CS 信号不能有两个或两个以上同时有效,否则两个不同的信号将在总线上发生冲突,即总线不能同时既为0 又为1、(3)如果所有CS 信号均无效,总线处于高阻状态、3.1.
14、12 试分析3、1、12 所示的CMOS 电路 , 说明它们的逻辑功能精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 10 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案(A) (C) (B) (D)解: 对于图题3.1.12(a)所示的CMOS 电路, 当EN=0 时, TP 2 与TN 2 均导通 ,TP1 与TN1构成的反相器正常工作,L=A, 当EN=1 时, 与TN2 均截止 , 无论 A 为高电平还就是TP21 1 0 1 高阻3.1.
15、12(a)0 0 A 0 1 L 0 1精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 11 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案1 1 EN 0 0 1 1 0 0 1 1 0 1 3.1.12(b) A 0 1 0 1 3.1.12(c A 0 1 0 1 3.1.12(d) 高阻高阻L 高阻高阻0 1 L 1 0 高阻高阻将处于截止状态 , 由 ( 1 ) 这时相当于输入端输入高电平。精品资料 - - - 欢迎下载 - - - -
16、- - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 12 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案3.2.3 设有一个74LS04 反相器驱动两个74ALS04 反相器与四个74LS04 反相器。 ( 1) 问驱动门就是否超载?(2) 若超载 , 试提出一改进方案; 若未超载 , 问还可增加几个74LS04 门?解:(1) 根据题意 , 74LS04 为驱动门 , 同时它有时负载门, 负载门中还有74LS04。从主教材附录A查出74LS04 与 74ALS04 的参数如下 (不考虑符号 ) 7
17、4LS04: IOL(max) =8mA, IOH (max) =0、4mA; IIH (max) =0、02mA、4 个74LS04 的输入电流为 :4IIL(max) =4 0、4mA=1、6mA, 4 IIH (max) =4 0、02mA=0 、08mA2 -382IIH (max) =2 0、02mA=0、04mA。拉电流负载情况下如图题解3.2.3(a) 所示, 74LS04 总的拉电流为两部分, 即 4 个74ALS04 的 高 电 平 输 入 电 流 的 最 大 值4 IIH (max) =0、08mA 电 流 之 与 为0、08mA+0 、04mA=0、12mA、而 74LS
18、04 能提供0、4mA 的拉电流 , 并不超载。灌电流负载情况如图题解3.2.3( b) 所示, 驱动门的总灌电流为1、6mA+0 、2mA=1 、8mA、而 74LS04 能提供8mA 的灌电流 , 也未超载。(2)从上面分析计算可知, 74LS04 所驱动的两类负载无论书灌电流还就是拉电流均未超3.2.4 图题3.2.4 所示为集电极门74LS03 驱动5 个 CMOS 逻辑门 , 已知 OC 门输管-1448截止时的漏电流=0、2mA; 负载门的参数为 :=4V,=1V,=1A 试计算上拉电阻的值。精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师
19、归纳 - - - - - - - - - -第 13 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案从主教材附录A查得74LS03 的参数为 :VOH (min) =2、7V,VOL(max) =0、5V,IOL(max) =8mA 、根据式(3.1.6) 形式(3、1、7) 可以计算出上拉电阻的值。灌电流情况如图题解3、2、4(a)所示 ,74LS03 输出为低电平 , IIL(total) =5 IIL=5 0、001mA=0、005mA, 有VVVRp(min) = -27DDOL(max) = (5 4) mA0、56K IOL
20、IILtotal-27(max) ( ) (8 0、005)VDDVoH(min) (5 4)VRP (max) = = mA=4、9K II(0、2 0、005)3.6.7 设计一发光二极管(LED) 驱动电路,设 LED 的参数为V=2、5V, I=4、5Ma;若V=5V,当LED 发亮时,电路的输出为低电平,选出集成门电路的型号,并画出电路图、解:设驱动电路如图题解3.6.7 所示,选用74LSO4 作为驱动器件,它的输出低电平电流I=8mA, V=0、5V,电路中的限流电阻vR= VVV-27(ma= (5 2、5 0、5) 444-1667I4、5mA精品资料 - - - 欢迎下载
21、- - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 14 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案第四章组合逻辑习题解答4.1.2 组合逻辑电路及输入波形(A、B)如图题 4.1.2 所示 , 试写出输出端的逻辑表达式并画出输出波形。解: 由逻辑电路写出逻辑表达式LABABAB首先将输入波形分段, 然后逐段画出输出波形。当 A、B 信号相同时 , 输出为 1, 不同时 , 输出为 0, 得到输出波形。如图所示4.2.1 试用 2 输入与非门设计一个 3 输入的组合逻辑电路。当输
22、入的二进制码小于 3 时, 输出为 0; 输入大于等于 3 时, 输出为 1 。解: 根据组合逻辑的设计过程, 首先要确定输入输出变量, 列出真值表。由卡诺图化简得到最简与或式 , 然后根据要求对表达式进行变换, 画出逻辑图1) 设入变量为 A、B、C 输出变量为 L, 根据题意列真值表A B C L-15440 0 0 0 1 1 1 1 -15440 0 1 1 0 0 1 1 -15440 1 0 1 0 1 0 1 精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 15 页,共 37 页 - - -
23、 - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案-15440 0 0 1 1 1 1 1 2) 由卡诺图化简 , 经过变换得到逻辑表达式精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 16 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案LABCABC* 3) 用 2 输入与非门实现上述逻辑表达式4.2.7 某足球评委会由一位教练与三位球迷组成, 对裁判员的判罚进行表决。当满足以下条件时表示同意; 有三人或三人以上同意,
24、或者有两人同意 , 但其中一人就是叫教练。试用2 输入与非门设计该表决电路。解: 1)设一位教练与三位球迷分别用 A 与 B、C 、D 表示, 并且这些输入变量为 1 时表示同意, 为 0 时表示不同意 , 输出 L 表示表决结果。L 为 1 时表示同意判罚 , 为 0 时表示不同意。由此列出真值表输入输出A 0 0 0 0 0 0 0 0 0 0 0 1 1 1 B 0 0 1 1 0 0 1 C 0 1 0 1 0 1 0 D 0 0 0 0 0 0 0 L-16120 1 1 1 1 1 1 1 1 -16121 0 0 0 0 1 1 1 1 -16121 0 0 1 1 0 0 1
25、1 -16121 0 1 0 1 0 1 0 1 精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 17 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案-16121 0 1 1 1 1 1 1 1 2)由真值表画卡诺图精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 18 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高
26、教版课后答案由卡诺图化简得 L=AB+AC+AD+BCD 由于规定只能用 2 输入与非门 , 将上式变换为两变量的与非与非运算式LABACADBCDABACADBCD* * * * * * *增加乘积项使AC ,使LA* BBCAC ,修改后的电路如图精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 19 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案4.4.4 试用 74HC147 设计键盘编码电路, 十个按键分别对应十进制数 0 9, 编码器的输
27、出为 8421BCD 码。要求按键 9 的优先级别最高 , 并且有工作状态标志, 以说明没有按键按下与按键 0 按下两种情况。解: 真值表电路图4.4.6 用译码器74HC138 与适当的逻辑门实现函数F=、解: 将函数式变换为最小项之与的形式F= =精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 20 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案将输入变量A、B、C分别接入、端, 并将使能端接有效电平。由于74HC138 就是低电平有效输出,
28、所以将最小项变换为反函数的形式L = 在译码器的输出端加一个与非门, 实现给定的组合函数。4.4.14 七段显示译码电路如图题4. 4. 14( a)所示 , 对应图题4. 4, 14(b)所示输人波形, 试确定显示器显示的字符序列解: 当 LE=0 时, 图题4,4。14(a)所示译码器能正常工作。所显示的字符即为A2A2A1A 所表示的十进制数, 显示的字符序列为0、1、6 、9、4。当 LE 由 0 跳变 1 时, 数字 4 被锁存, 所以持续显示4。4.4.19 试用 4 选 1 数据选择器 74HC153 产生逻辑函数LA B C( , ,) m(1, 2,6,7) 、-1380解:
29、74HC153 的功能表如教材中表解 4.4.19 所示。根据表达式列出真值表如下。将变量 A、B 分别接入地址选择输入端、 ,变量 C 接入输入端。从表中可以-874S1-874S0瞧出输出 L 与变量 C 之间的关系 , 当 AB=00 时,L C,因此数据端I0接 C; 当 AB=01_ _时,L= , CI1接C; 当 AB 为 10 与 11 时,L 分别为 0 与 1, 数据输入端 I2与I3分别接 0 与 1 。由此可得逻辑函数产生器, 如图解 4.4.19 所示。精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - -
30、- - - - -第 21 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案输入A B C L 0 0 0 0 输出0 0 1 1 L=C 0 1 0 1 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 1 1 1 1 1 _ LC0 1 4.4.21 应用 74HC151 实现如下逻辑函数。解:1 、 FABCABCABCm4 m5 m1 D1=D4=D5=1, 其她=0 2、精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 22 页,共
31、 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案4,4.26 试用数值比较器 74HC85 设计一个 8421BCD 码有效性测试电路 , 当输人为 8421BCD 码时, 输出为 1, 否则为 0 。解: 测试电路如图题解 4.4.26 所示, 当输人的 08421BCD 码小于 1010 时,FA B 输出为 1, 否则 0 为 0 。 1 4.4.31 由 4 位数加法器 74HC283 构成的逻辑电路如图题 4 。4.31 所示,M 与N 为控制端 , 试分析该电路的功能。解: 分析图题 4.4,31 所示电路 , 根据 MN 的不同取
32、值 , 确定加法器 74HC283 的输入端 B3B2B1B0 的值。当 MN 00 时, 加法器 74HC283 的输人端 B3B2B1B0 -2320000,则加法器的输出为 SI 。当 MN 01 时, 输入端 B3B2B1B0 0010,加法器的 输 出 S I 2 。 同 理 , 可 分 析 其 她 情 况 , 如 表 题 解 4 . 4 . 31 所示 。该电路为可控制的加法电路。精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 23 页,共 37 页 - - - - - - - - - - 电
33、子技术基础第五版(数字部分 )高教版课后答案第六章习题答案6.1.6 已知某时序电路的状态表如表题6. 1, 6 所示, 输人为A, 试画出它的状态图。如果电路的初始状态在b, 输人信号A 依次就是0、1、0、1、1、1、1, 试求其相应的输出。解: 根据表题6。1.6所示的状态表 , 可直接画出与其对应的状态图, 如图题解6.1。6(a) 所示。当从初态b 开始, 依次输人0、1、0、1、1、1、1信号时 , 该时序电路将按图题解6, 1.6(b) 所示的顺序改变状态, 因而其相应的输出为1、0、1、0、1、0、1。6.2.1 试分析图题6。2. 1( a)所示时序电路 , 画出其状态表与状
34、态图。设电路的初始状态-1544为 0, 试画出在图题6.2.1(b) 所示波形作用下 ,Q与z的波形图。精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 24 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案解: 状态方程与输出方程: 6.2.4 分析图题6.2。4所示电路 , 写出它的激励方程组、状态方程组与输出方程, 画出状态表与状态图。解: 激励方程状态方程精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名
35、师归纳 - - - - - - - - - -第 25 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案输出方程Z=AQ1Q0状态方程输出方程精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 26 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案根据状态方程组与输出方程列出该电路的状态表, 如表题解6,2,5所示 , 状态图如图题解6。2.5所示。-2326、3、1 用 JK 触发器设计一个同步时
36、序电路, 状态表如下-1366解: 所要设计的电路有4个状态 , 需要用两个JK 触发器实现。(1) 列状态转换真值表与激励表由表题6。3.1所示的状态表与JK 触发器的激励表 , 可列出状态转换真值表与对各触发器的激励信号 , 如表题解6.3。1所示。精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 27 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案(2) 求激励方程组与输出方程由表题解6. 3. 1 画出各触发器J、K 端与电路输出端y 的卡诺
37、图 , 如图题解6. 3. 1(a) 所示。从而 , 得到化简的激励方程组输出方程Y=Q1Q0 Q1Q0A由输出方程与激励方程话电路精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 28 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案6.3.4 试用下降沿出发的D 触发器设计一同步时序电路, 状态图如6、3、4( a), S0S1S2 的编码如6.3.4(a) 解: 图题 6.3。4(b)以卡诺图方式表达出所要求的状态编码方案, 即 S000,Si0
38、1, S210,S3为无效状态。电路需要两个下降沿触发的D 触发器实现 , 设两个触发器的输出为 Q1、Q0, 输人信号为A, 输出信号为Y (1) 由状态图可直接列出状态转换真值表, 如表题解6。3.4所示。无效状态的次态可用无关项 u34920X示。(2) 画出激励信号与输出信号的卡诺图。根据D触发器的特性方程, 可由状态转换真值表直接画出2 个卡诺图 , 如图题解6.3。4(a) 所示。(3) 由卡诺图得激励方程精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 29 页,共 37 页 - - - -
39、- - - - - - 电子技术基础第五版(数字部分 )高教版课后答案输出方程Y=AQ1(4) 根据激励方程组与输出方程画出逻辑电路图, 如图题解6.3.4(b)所示。(5) 检查电路就是否能自启动。由D 触发器的特性方程QlD, 可得图题解6.3,4(b) 所示电路的状态方程组为代入无效状态11, 可得次态为00, 输出Y=1。如图 (c) 精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 30 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案6.5
40、.1 试画出图题1所示电路的输出 (Q3Q0)波形 , 分析电路的逻辑功能。解:74HC194 功能由S1S0 控制00 保持, 01 右移10 左移11 并行输入当启动信号端输人一低电平时, 使 S1=1, 这时有S。Sl1, 移位寄存器74HC194 执行并行输人功能 ,Q3Q2Q1Q0D3D2D1D0 1110。启动信号撤消后, 由于Q。0, 经两级与非门后 , 使 S1=0, 这时有S1S001, 寄存器开始执行右移操作。在移位过程中, 因为 Q3Q2、Q1、Q0 中总有一个为0, 因而能够维持S1S0=01 状态 , 使右移操作持续进行下去。其移位情况如图题解6,5,1所示。由图题解
41、6.5。1可知 , 该电路能按固定的时序输出低电平脉冲, 就是一个四相时序脉冲产生电路。-13666、5、6 试用上升沿触发的D触发器及门电路组成3位同步二进制加1 计数器 ; 画出逻辑图解:3位二进制计数器需要用3 个触发器。因就是同步计数器, 故各触发器的CP 端接同一时钟脉冲源。(1) 列出该计数器的状态表与激励表, 如表题解6.5.6 所示精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 31 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案(
42、2) 用卡诺图化简 , 得激励方程(3) 画出电路6.5.10 用 JK 触发器设计一个同步六进制加1 计数器解: 需要 3 个触发器精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 32 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案(1) 状态表 , 激励表(2)用卡诺图化简得激励方程(3) 画出电路图(4)检查自启动能力。当计数器进入无效状态110时, 在 CP 脉冲作用下 , 电路的状态将按精品资料 - - - 欢迎下载 - - - - -
43、- - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 33 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案110111000 变化, 计数器能够自启动。6.5.15 试用 74HCT161 设计一个计数器 , 其计数状态为自然二进制数10011111。解: 由设计要求可知 ,74HCT161 在计数过程中要跳过00001000 九个状态而保留10011111 七个状态。因此 , 可用“反馈量数法”实现: 令 74HCT161 的数据输人端D3D2D1D0 1001, 并将进位信号TC 经反相器反相后加至并
44、行置数使能端上。所设计的电路如图题解6。5.15所示。161 为异步清零 , 同步置数。6.5.18 试分析电路 , 说明电路就是几进制计数器解: 两片 74HCT161 级联后 , 最多可能有162256 个不同的状态。而用“反馈置数法”构成的图题6.5。18所示电路中 , 数据输人端所加的数据 , 它所对应的十进制数就是82, 说明该电路在置数以后从01010010 态开始计数 , 跳过了82 个状态。因此 , 该计数器的模 M=255 82174, 即一百七十四进制计数器。6.5.19 试用 74HCT161 构成同步二十四一制计数器, 要求采用两种不同得方法。解: 因为 M=24 ,
45、有 16M256, 所以要用两片74HCT161。将两芯片的CP 端直接与计数脉冲相连 , 构成同步电路 , 并将低位芯片的进位信号连到高位芯片的计数使能端。用“反馈-1544清零法”或“反馈置数法”跳过25624232 个多余状态。反馈清零法 : 利用 74HCT161 的“异步清零”功能, 在第24 个计数脉冲作用后, 电路的输出状态为00011000 时, 将低位芯片的Q3及高位芯片的Q0信号经与非门产生清零信号, 输出到两芯片的异步清零端, 使计数器从00000000 状态开始重新计数。其电路如图题解6.5.19(a)所示。反馈置数法 : 利用 74HCT161 的“同步预置”功能,
46、在两片74HCT161 的数据输入端上从高位到低位分别加上 ( 对应的十进制数就是232), 并将高位芯片的进位信号经反相器接至并行置数使能端。这样, 在第23 个计数脉冲作用后, 电路输出状态为 , 使进位信号TC1, 将并行置数使能端置零。在第24个计数脉冲作用后, 将11101000 状态置人计数器 , 并从此状态开始重新计数。其电路如图题解6。5. 19( b)所示。精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 34 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(
47、数字部分 )高教版课后答案精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 35 页,共 37 页 - - - - - - - - - - 电子技术基础第五版(数字部分 )高教版课后答案第七章习题答案7.1.1 指出下列存储系统各具有多少个存储单元, 至少需要几根地址线与数据线。(1)64K1 (2)256K4 (3)lM1 (4)128K8 解: 求解本题时 , 只要弄清以下几个关系就能很容易得到结果: 存储单元数=字数 u20301X 数地址线根数 (地址码的位数 )n与字数N的关系为 :N=2n数据线
48、根数位数(1) 存储单元64K164K(注:lK1024); 因为 ,64K2。, 即亢16, 所以地址线为16根; 数据线根数等于位数, 此处为1根。同理得 : (2)1M个存储单元 ,18根地址线 ,4根数据线。(3)1M 个存储单元 , 18 根地址线 , 1 根数据线。(4)lM个存储单元 ,17根地址线 ,8根数据线。!能端CE 上, 实现字扩展。精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 36 页,共 37 页 - - - - - - - - - - 电子技术基础第五版精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 37 页,共 37 页 - - - - - - - - - -