简易数字频率计的设计.doc

上传人:知****量 文档编号:13007287 上传时间:2022-04-27 格式:DOC 页数:34 大小:840KB
返回 下载 相关 举报
简易数字频率计的设计.doc_第1页
第1页 / 共34页
简易数字频率计的设计.doc_第2页
第2页 / 共34页
点击查看更多>>
资源描述

《简易数字频率计的设计.doc》由会员分享,可在线阅读,更多相关《简易数字频率计的设计.doc(34页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、. .XX航空航天大学北方科技学院课程设计说明书 课设题目 简易数字频率计的设计 专 业 电子信息工程 班 级 B141201 学 号 B04120219 学生XX X胤麟 指导教师赵婷婷 日 期2021.12.5 . .word. . 沈航北方科技学院 课程设计任务书 教学系部 信息工程系 专业 电子信息工程 课程设计题目 简易数字频率计的设计 班级 B141201 学号 B04120219 X胤麟 课程设计时间:14 年 11 月 4 日至 14 年 12月5日 课程设计的内容及要求:一主要内容根据题目及根本要求技术指标查阅相关资料和书籍,设计计算电路,确定元器件参数五天。待电路设计完成后

2、,上机进展电路仿真使用Multisim。仿真过程中用到的仪器、调试方法、排故过程及电路技术指标的测量要做记录,最终写到报告中十天。 报告正文按目录要求撰写,其他内容见格式说明五天。二根本要求 1.电路供电电源为单相交流市电。2.每次频率检测时间为1s。3.用四位 LED数码显示0-9999Hz。三主要参考书?低频电子线路? X肃文 高等教育. .word. .?电子线路集? 人民邮电 ?电子技术根底数字局部?康华光 高等教育四评语五成绩指导教师年月日负责教师年月日. .word. . .word. . .word. .摘 要本次课设是针对简易数字频率计的设计。数字频率计主要由四个局部组成:时基

3、电路,整形电路,控制电路和显示电路组成。在一个测量周期过程中,由时基电路产生一标准时间信号控制阀门,调节时基电路中的电阻可产生需要的标准时间信号。信号输入整形电路中,经过整形,输出一方波,通过阀门后,计时器对其计数。当计数完毕,时基电路输出一个上升沿,使锁存器翻开,计数器计数结果输入译码器,从而让显示器显示,到达测量频率的目的。关键词:频率计;译码器;锁存器;计数器;. .word. .目 录1、绪论12、方案设计与论证22.1计数法22.2计时法22.3方案确实定33、工作原理、硬件电路的设计或参数的计算33.1工作原理及框图33.2时基电路的设计与仿真43.3 直流稳压电路设计与仿真63.

4、4控制电路设计73.5 计数器电路93.6锁存器电路113.7译码显示电路133.8系统的工作原理分析144、总体电路的仿真分析175、实验心得体会20参考文献20附录:元器件清单21附录:总体电路图22. .word. .1、绪论随着电子技术的开展,当前数字系统的设计正朝着速度快、容量大、体积小、重量轻的方向开展。推动该潮流迅猛开展的引擎就是日趋进步和完善的设计技术。目前数字频率计的设计可以直接面向用户需求,根据系统的行为和功能要求,自上至下的逐层完成相应的描述、综合、优化、仿真与验证,直到生成器件。上述设计过程除了系统行为和功能描述以外,其余所有的设计过程几乎都可以用计算机来自动地完成,也

5、就是说做到了电子设计自动化EDA。这样做可以大大地缩短系统的设计周期,以适应当今品种多、批量小的电子市场的需求,提高产品的竞争能力。电子设计自动化EDA的关键技术之一是要求用形式化方法来描述数字系统的硬件电路,即要用所谓硬件描述语言来描述硬件电路。所以硬件描述语言及相关的仿真、综合等技术的研究是当今电子设计自动化领域的一个重要课题。硬件描述语言的开展至今已有几十年的历史,并已成功地应用到系统的仿真、验证和设计综合等方面。到本世纪80年代后期,已出现了上百种的硬件描述语言,它们对设计自动化起到了促进和推动作用。但是,它们大多各自针对特定设计领域,没有统一的标准,从而使一般用户难以使用。广阔用户所

6、期盼的是一种面向设计的多层次、多领域且得到一致认同的标准的硬件描述语言。80年代后期由美国国防部开发的VHDLVHSICHardwareDescriptionLanguage语言恰好满足了上述这样的要求,并在1987年12月由IEEE标准化定为IEEEstd1076-1987标准,1993年进一步修订,被定为ANSI/IEEEstd1076-1993标准。它的出现为电子设计自动化EDA的普及和推广奠定了坚实的根底。据1991年有关统计说明,VHDL语言业已被广阔设计者所承受。另外,众多的CAD厂商也纷纷使自己新开发的电子设计软件与VHDL语言兼容。由此可见,使用VHDL语言来设计数字系统是电子

7、设计技术的大势所趋。2、方案设计与论证所谓频率,就是周期性信号在单位时间1s内变化的次数。假设在一定时间间隔T内测得这个周期性信号的重复变化次数为N,那么其频率可表示为f=N/T。其中f为被测信号的频率,N为计数器所累计的脉冲个数,T为N个脉冲所产生的时间。计数器所记录的结果就是被测信号的频率。测量频率的根本方法有两种:计数法和计时法,或称为测频法与测周法。2.1计数法计数法又称测频法,是将被测信号通过一个定时闸门加到计数器进展计数的方法,如果闸门翻开的时间为T,计数器得到的计数值为N1,那么被测频率为f=N1/T。改变时间T,那么可改变测量频率X围。设在T期间,计数器的准确计数值应为N,根据

8、计数器的计数特性可知,N1的绝对误差是N1=N+1,N1的相对误差为N1=(N1-N)/N=1/N。由N1的相对误差可知,N的数值愈大,相对误差愈小,成反比关系。因此,在f以确定的条件下,为减少N的相对误差,可通过增大T的方法来降低测量误差。当T为某确定值时通常取1s,那么有f1=N1,而f=N,故有f1的相对误差:f1=(f1-f)/f=1/f 从上式可知f1的相对误差f成反比关系,即信号频率越高,误差越小;而信号频率越低,那么测量误差越大。因此测频法适合用于对高频信号的测量,频率越高,测量精度也越高。2.2计时法计时法又称为测周期法,测周期法使用被测信号来控制闸门的开闭,而将标准时基脉冲通

9、过闸门加到计数器,闸门在外信号的一个周期内翻开,这样计数器得到的计数值就是标准时基脉冲外信号的周期值,然后求周期值的倒数,就得到所测频率值。2.3方案确实定根据本设计要求的性能与技术指标,首先需要确定能满足这些指标的频率测量方法。有上述频率测量原理与方法的讨论可知,计时法适合于对低频信号的测量,而计数法那么适合于对较高频信号的测量。但由于用计时法所获得的信号周期数据,还需要求倒数运算才能得到信号频率,而求倒数运算用中小规模数字集成电路较难实现,因此,计时法不适合本实验要求。测频法的测量误差与信号频率成反比,信号频率越低,测量误差就越大,信号频率越高,其误差就越小。但用测频法所获得的测量数据,在

10、闸门时间为一秒时,不需要进展任何换算,计数器所计数据就是信号频率。因此,本实验所用的频率测量方法是测频法。3、工作原理、硬件电路的设计或参数的计算3.1工作原理及框图数字频率计的主要功能是测量周期信号的频率。频率是单位时间1s内信号发生周期变化的次数。如果我们能在给定的1s时间内对信号波形计数,数值保持及自动清零,并将计数结果在显示器上显示出来,就能读取被测信号的频率。数字频率计首先必须获得相对稳定的时间,同时将被测信号转换成幅度与波形均能被数字电路识别的脉冲信号。然后通过计数器计算这一段时间间隔内的脉冲个数,将其转换后显示出来。 被测信号V x经放大整形电路变成计数器所要求的脉冲信号1,其频

11、率与被测信号的频率f x一样。时基电路提供标准时间基准信号2,具有固定宽度T的方波时基信号2作为闸门的一个输入端,控制闸门的开放时间,被测信号1从闸门另一端输入,被测信号频率为f x,闸门宽度为T,假设在闸门时间内计数器计得的脉冲个数为N,那么被测信号频率为Hz。可见,闸门时间T决定量程,通过闸门时基选择开关的选择,选择T大一些,测量精准度就高些,T小一些,那么测量精准度就低。根据被测频率选择闸门时间来控制量程。在整个电路中,时基电路是关键,闸门信号脉冲宽度是否准确直接决定了测量结果是否准确。 被测量信号经过放大与整形电路传入十进制计数器,变成其所要求的信号,此时数字频率计与被测信号的频率一样

12、,时基电路提供标准时间基准信号,此时利用所获得的基准信号来触发控制电路,进而得到一定宽度的闸门信号,当1s信号传入时,闸门开通,被测量的脉冲信号通过闸门,其计数器开场计数,当1s信号完毕时闸门关闭,停顿计数。根据公式得被测信号的频率为。数字频率计系统原理总框图,如图1所示。逻辑控制电路数码显示器译码器锁存器计数器闸门电路放大与整形电路时基电路VX图1 原理方框图逻辑控制电路的一个重要的作用是在每次采样后还要封锁主控门和时基信号输入,使计数器显示的数字停留一段时间,以便观测和读取数据。简而言之,控制电路的任务就是翻开主控门计数,关上主控门显示,然后清零,这个过程不断重复进展。3.2时基电路的设计

13、与仿真由原理方框图可知,振荡器与分频器局部有两个不同的频率的输出。时基电路由555定时器构成的多谐震荡器实现,如图2所示。其作用是控制计数器的输入脉冲。当标准时间信号1s正脉冲到来时,闸门开通,被测信号通过闸门进入计数器计数;当标准脉冲完毕时,闸门关闭,计数器无脉冲输入。时基电路下列图所示:图2 时基电路图本设计采取用555定时器组成的多谐振荡器。接通电源后,电容被充电,当上升到时,使为低电平,同时放电三极管T导通,此时电容C通过和T放电,下降。当下降到时,翻转为高电平。电容器C放电所需的时间为:当放电完毕时,T截止,将通过、向电容C充电,由上升到所需的时间为:当上升到时,电路又翻转为低电平。

14、如此周而复始,于是在电路的输出端就得到一个周期性的矩形波。其振荡频率为由计算得:=0.7*10.7K+3.57K*10uF=0.999s所以取,基准脉冲产生1Hz的信号,其仿真结果如图3所示;图3 基准脉冲产生电路3.3 直流稳压电路设计与仿真 此电路的作用是将电源变压器将电网中的220V/50Hz的交流电压转变为5V的直流电压。整流电路是将电源变压器副边给出的交流电压,转换为单脉冲的直流电压。此电路中用了桥式整流。单项桥式整流电路由于它输出的直流电压高、纹波电压小纹波系数Kr=0.483,二极管所承受的最大反向电压低,而且电源变压器的正、负半周内都有电流供应负载,得到了充分的利用,效率较高。

15、因此,这种电路在半导体整流电路中得到了广泛的应用。滤波电路用来滤除整流后直流电压中包含的谐波分量,以便得出平滑的直流电压。此电路用电容电路来滤波,稳压电路那么是用来稳定输出的直流电压值。直流稳压电源的电路图,如图4所示。图4直流稳压电源电路将电源变压器将电网中的220V/50Hz的交流电压转变为5V的直流电压的multisim仿真显示如图5所示。图5 变压器转换后的电压3.4控制电路设计控制电路是数字是数字频率计正常工作的中枢局部。在这一局部的设计构成过程中,认真对各种频率信号的组合及搭配进展分析,分别得到用来控制计数译码的锁存信号和清零信号,其时序要求如下列图所示:图6 计数、清零、锁存时序

16、图在电路中用一个与非门来实现如图7中U21和U22所示。将整形电路的输入信号与门控信号做与运算,以便输出矩形脉冲作为计数脉冲。当时基信号给U21和U22的信号为高电平1时,闸门开启,而门控信号为低电平0时,闸门关闭。闸门电路组成图如图7所示:图7 闸门电路的电路图下列图是闸门工作时,U1和U5的共同仿真波形状态。如图8所示,当闸门有一个正脉冲,计数器开场工作,并统计U5的脉冲个数。当闸门收到一个负脉冲时,计数完毕。图8 U1和U5的仿真图3.5 计数器电路 为了提高计数速度,可采用同步计数器。其特点是计数脉冲作为时钟信号同时接于各位触发器的时钟脉冲输入端,在每次时钟脉冲沿到来之前,根据当前计数

17、器状态,利用逻辑控制电路,准备好适当的条件。当计数脉冲沿到来时,所有应翻转的触发器同时翻转,同时也使用所有应保持原状的触发器不该变状态。 本实验中采用十进制计数器74LS90N,它可以用于对脉冲进展计数。被测信号由闸门开通送入计数器,记录所测信号频率值传入译码显示电路中,显示器显示测得频率值;待闸门关闭,计数器停顿工作;电路那么继续工作进展下次循环,计数器清零,显示器数值消失,频率计完成一次测量。计数器的组成电路如图9所示。图9 计数器的电路图 通过不同的连接方式,74LS90N可以实现四种不同的逻辑功能;而且还可借助、对计数器清零,借助、将计数器置9。其具体功能详述如下:(1)计数脉冲从IN

18、A输入,QA作为输出端,为二进制计数器。(2)计数脉冲从INB输入,QDQCQB作为输出端,为异步五进制加法计数器。(3)假设将INB和QA相连,计数脉冲由INA输入,QD、QC、QB、QA作为输出端,那么构成异步8421码十进制加法计数器。(4)假设将INA与QD相连,计数脉冲由INB输入,QA、QD、QC、QB作为输出端,那么构成异步5421码十进制加法计数器。(5)清零、置9功能。 74LS90的功能真值表如表1所示。表1 74LS90的功能真值表输 入输 出功 能清 0置 9时 钟QD QC QB QAR0(1)、R0(2)、INA、INB11000000清 000111001置 90

19、 00 0 1QA 输 出二进制计数1 QDQCQB输出五进制计数 QAQDQCQBQA输出8421BCD码十进制计数QD QAQDQCQB输出5421BCD码十进制计数1 1不 变保 持74LS90的引脚图如图10所示:图10 74LS90引脚图3.6锁存器电路锁存器是构成各种时序电路的存储单元电路,其具有0和1两种稳定状态,一旦状态被确定,就能自行保持,锁存器是一种脉冲电平敏感的存储单元电路,它们可以在特定输入脉冲电平作用下改变状态。本次实验电路采用74LS273锁存器。其作用是将计数器在1s完毕时所记得的数进展锁存,使显示器上能稳定地显示此时计数器的值。当1s计数完毕时,通过逻辑电路产生

20、信号送入锁存器,将此时计数的值送入译码显示器。选用两个8位锁存器74LS273可以完成上计数功能。当时钟脉冲CP的正跳变来到时,锁存器的输入等于输入,即Q=D,从而将计数器的输出值送到锁存器的输出端正脉冲完毕后,无论D为何值,输出端Q的状态仍保持原来的状态的Q不变。所以在计数期间内,计数器的输出不会送到译码显示器。74LS273引脚图如图11所示。图11 74LS273引脚图74LS273的功能表如表2所示。表2 74LS273逻辑功能表 图12锁存器的电路3.7译码显示电路译码显示电路可由7段发光数码显示器U15U18和输出高电平有效的译码器74LS48组成。74LS48的内部有升压电阻,因

21、此可以直接与显示器相连,其作用是把BCD码表示的十进制数转换成能驱动数码管正常显示的段信号,以获得数字显示。74LS48的引脚图及译码显示电路图如图13所示,表3是74LS48的真值表。表3 74LS48逻辑功能表十进数或功能输入BI/RBO输出显示LTRBID C B Aabcdefg0HH0 0 0 0H11111101Hx0 0 0 1H01100002Hx0 0 1 0H11011013Hx0 0 1 1H11110014Hx0 1 0 0H01100115Hx0 1 0 1H10110116Hx0 1 1 0H00111117Hx0 1 1 1H11100008Hx1 0 0 0H1

22、1111119Hx1 0 0 1H111001110Hx1 0 1 0H000110111Hx1 0 1 1H001100112Hx1 1 0 0H010001113Hx1 1 0 1H100101114Hx1 1 1 0H000111115Hx1 1 1 1H0000000BIxxx x x xL0000000RBIHL0 0 0 0L0000000LTLxx x x xH1111111 图 13 74LS48引脚图图14 译码显示电路3.8系统的工作原理分析如图15所示,是一个输入脉冲信号为30Hz时的仿真结果。时基信号由555定时器构成一个较稳定的多谐振荡器,产生一个标准的时基信号,作为

23、闸门开通的基准时间。当标准时间1s正脉冲到来时,闸门U21开通。被测信号30Hz通过闸门U22进入计数器进展计数。此时U1输出端OUT能输出0或1的脉冲。脉冲经过与非门U21后变成1,与四连级计数器的R0(1)、R0(2)两端相连。根据计数器74LS90N的功能表可知,R0(1)、R0(2)为清零端,两者同时为高电平时实现清零功能。U5的OUT端此时能产生0或者1两种脉冲的形式。又因为U22与U21两个闸门相连,所以U22输出端只能有两种形式,分别是高电平1和低电平0。U22的输出端和计数器U14的INA端相连接。由计数器74LS90N的功能表可知,当INA为1的时候计数器开场工作。所以,当U

24、1和U5同时产生0或者1的时候,此时个位计数器U14的INA端为高电平1,计数器开场工作。此次设计的是10进制计数器,由74LS90N的功能表可看出,INB需与QA相连,和为置9端,此设计不需要,所以均置0接地。测量的X围为1-9999Hz所以需要四联级计数器。U14、U13、U12、U11分别是个位、十位、百位、千位计数器。当U22输出给了一个高电平,个位计数器U14开场工作。U14从0000一直计数到1000,此时输出端最高位QD为1,又因为QD与下一级计数器U13的INA端相连,所以U14的QD是1的时候U13开场工作。当U14为1001时,U13的值为0000。当计数器U14为0000

25、时,U13为0001,此时产生进位。 计数器74LS90N即开场记录时钟的个数,因为输入的脉冲为30Hz,所以千位计数器U11和百位计数器U12的QA、QB、QC、QD输出数字为0000,十位计数器U13的数是0011,个位计数器U14的数为0000。所统计后额数据经74LS273锁存器锁存。锁存器作用是将计数器在1s完毕的计数进展锁存,使显示器上获得稳定的测量值。因为计数器在1s内要计成千上万的输入脉冲,假设不加锁存器,显示器上的数字随计数器的输出而变化,不便于计数。所以必须加锁存器将其固定。选用8D锁存器74LS273可以完成上述锁存功能。当时钟脉冲的正跳变到达时,锁存器的输出等于输入,那

26、么U7、U8和U10的输出为0000,而U9的输出为0011。从而将4个十进制计数器的输出值送到锁存器的输出端。正脉冲完毕后,无论输入端为何值,输出端的状态保持原来的状态不变。锁存器的输出端把计数器的值传给译码器74LS48N。显示译码器74LS48N的作用是把用 BCD 码表示的10进制数转换成能驱动数码管正常显示的段信号,以获得数字显示由74LS48N的真值表可以看出。译码器U9里面的0011被译码后转换的值为3,U7、U8和U10里面的0000那么被转换为0。所以最后LED显示的数字为30,满足设计的要求。图15 30Hz的仿真电路4、总体电路的仿真分析被测信号为8Hz的仿真结果如图16

27、所示。图16 8Hz时的仿真结果被测信号为176Hz的仿真结果如图17所示。图17 176Hz时的仿真结果被测信号为1150Hz的仿真结果如图18所示图18 1150Hz时的仿真结果由仿真可以得表4表4 仿真结果与测量值误差表测量值仿真结果误差09Hz98111.11%1099Hz303000.00%100999Hz17617421.11%10009999Hz11501137131.11%由表4可以看出,此次设计能够测出各种不同的频率,仿真值比测量值略小,误差约为1.11%,符合课程设计的要求。以及在计算机上进展的仿真得出实验可行,并且能够到达设计要求。简易数字频率计的设计应该注意其测量的的简

28、易性。软件方面也在不影响频率计功能的条件下尽量简化,题目要求的是设计一个简易的数字频率计,用数字电子计数的简单器件在尽可能提高测量的准确度的同时,系统的性价比大大提高。5、实验心得体会课程设计带给我很多感悟,不仅可以将书本上的知识用于实际的应用中去,而且可以加深对理论知识的理解。这是一个综合性的设计,并不是单靠某一章节的内容就能完成的,这需要将个局部的知识连贯起来应用才能完成设计,理论与实践的结合,这对于工科学生是很有帮助的。在整个过程中,整体的电路图较以往所接触的电路来说要复杂一些,因为测频X围09999Hz,电路的计数、译码、驱动局部都比拟好做,这些局部都是对称的,容易解决。555多谐振荡

29、产生秒信号也是比拟容易实现的,设计的难点就在于逻辑控制局部;这局部电路要产生计数、保持和清零信号,还要一直循环下去。按常规思维,就是要计数、锁存、译码、显示依次进展,这样会使得原本并不简单的电路更加复杂。而CD4017芯片能构成顺序脉冲发生器,这样便能较方便的产生计数、锁存和清零信号,简化了电路。 调试局部也是本次设计的一个难点便是结点多连接的导线也较多,所以不能接错线,尽量防止器件距离近,这要XX际操作时要非常耐心细致。焊接完成后,通电运行并没有直接出现效果,这时要根据显示现象分析问题的原因,然后去检查相应局部有没有产生正确的信号,如果没有产生所需用的信号,就要考虑各方面可能出现的问题,这样

30、有根据有方向的检测便能较快的解决出现的问题。参考文献1 阎石.?数字电子技术?,高等教育,20062 童诗白、华成英.?模拟电子技术根底?,高等教育,20063 从宏涛.?Multisim8仿真与应用实例开发?,清华大学,20054 彭容修.?数字电子技术根底?,华中理工大学,20005 X家龙、王小海、章安元.?集成电子技术根底教程?,高等教育,2000附录:元器件清单序号编号名称型号数量1U15-U18LED数码管LED42U7U10译码器74LS48N43U19,U20锁存器74LS273N24U11U14计数器74LS90N45U21,U22与非门74LS0026U1,U5定时器55527U23A非门4009BD18R1电阻10.7k19R2电阻3.57k110R3电阻10k111R4电阻1k112R5电阻2k113R6电阻10k114R7电阻1k115C1电容100uf116C2电容10nf117C3电容10nf118C4电容1uf119D2-D5二极管1N40074附录:总体电路图. .word.

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 研究报告 > 设计方案

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁