《2022年时序逻辑电路本章要求理解时序电路的一般组成特点.docx》由会员分享,可在线阅读,更多相关《2022年时序逻辑电路本章要求理解时序电路的一般组成特点.docx(18页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。
1、精品学习资源第十二章时序规律电路本章要求:懂得时序电路的一般组成特点;熟识和把握描述时序电路规律功能的方法,会按步骤分析时序电路; 熟识计数器、寄存器的电路组成和工作特点;12.1 时序规律电路概述 时序规律电路的基本特点1时序电路的特点1组成:一般由组合电路和储备电路反馈电路两部分组成;储备电路可以由触发器构成,也可以由其它记忆器件构成;2结构框图:如图12-1 所示;图中, X1 Xi 代表时序电路输入信号,Y1Yj 代表时序电路输出信号,W1 Wm 代表储备电路输入信号,Q1Qn 代表储备电路输出信号, X1 Xi 和 Q1Qn 共同打算时序电路输出状态Y1 Yj;3特点从结构上看:第一
2、,包含组合电路和储备电路两部分;由于它要记忆以前的输入和输出信号, 所以储备电路必不行少; 其次, 组合电路至少由一个输出反馈到储备电路的输入端,储备电路的输出至少有一个作为组合电路的输入,与其它输入信号共同打算时序电路的输出;从功能上看: 由于时序电路中含有储备电路,具有记忆功能, 因此电路在任一时刻的稳固输出不仅取决于该时刻的输入,而且仍与电路原先的状态有关;2时序电路规律功能的表示方法常用的表示方法有:规律方程式、状态表、状态图、时序图时序规律电路的种类可分为同步时序电路和异步时序电路2. 时序电路规律功能的表示方法常用的表示方法有:规律方程式、状态表、状态图、时序图1规律方程式:表示时
3、序电路各组成部分之间关系的代数表达式;包括时钟方程、驱动方程、输出方程、状态方程;时钟方程:触发器的时钟信号表达式,反映各触发器CP 脉冲的规律关系;驱动方程: 各触发器输入端的规律表达式;它反映了触发器输入端变量与时序电路的输入信号和电路状态之间的关系;一般有n 个触发器就有n 个驱动方程;输出方程: 时序电路的输出规律表达式,反映了时序电路的输出端变量与输入信号和电路状态之间的规律关系;它通常为现态的函数;状态方程: 将驱动方程代入相应触发器的特点方程中即可求得状态方程;它反映时序电路的次态与输入信号和现态之间的规律关系;因此状态方程又称次态方程;欢迎下载精品学习资源2状态表:它是反映时序
4、电路输出Y、次态 Qn+1 和输入信号 X、现态 Qn 之间对应取值关系的表格; 将电路输入信号和触发器现态的全部取值组合代入相应的状态方程和输出方程中进行运算,求出次态和输出,列表即可;3状态图 :是反映时序电路状态转换规律及相应输入、输出取值情形的几何图形;它以图形的方式表示时序电路状态的转换规律,是电路由现态转换到次态的示意图;4时序图:即工作波形图;它反映输入信号、电路状态和输出信号等的取值在时间上的对应关系;时序规律电路的种类时序电路按触发信号CP 脉冲 输入方式的不同,即电路状态转换情形的不同,可分为同步时序电路和异步时序电路两大类;1. 同步时序电路: 对于同步时序电路来说, 储
5、备电路中全部储备单元 各触发器状态的变化受同一时钟脉冲掌握;即全部触发器的时钟输入端CP 都连在一起,在同一时钟脉冲 CP 作用下,但凡具备翻转条件的触发器在同一时刻状态翻转;也就是说,触发器状态的更新和时钟脉冲CP 是同步的;正由于如此,在分析同步时序电路时,往往可以不考虑时钟条件,即不用写出时钟方程;2. 异步时序电路:各触发器状态的变化不受同一时钟脉冲掌握;时钟脉冲只触发部分触发器, 其余触发器就是由电路内部信号触发的;因此, 凡具备翻转条件的触发器状态的翻转有先有后,并不都和时钟脉冲CP 同步;也正由于如此,在分析异步时序电路时,必需要写出各个触发器的时钟方程,这是肯定不能省略的;时序
6、规律电路的分析方法1. 时序电路分析的基本步骤1分析时序规律电路组成:确定输入和输出,区分其两个组成部分,确定是同步仍是异步时序电路;2写相关方程式: 依据给定的规律电路图, 写出储备电路的驱动方程和时序电路的输出方程,假设为异步电路仍需要写出时钟方程;3求各个触发器的状态方程:把驱动方程代入相应触发器的特性方程中,即可求得状态方程;也就是各个触发器的次态方程;4列状态转换真值表 状态表:第一列出输入信号和储备电路现态的全部可能取值组合, 然后代入状态方程和输出方程中进行运算,但需留意有效的时钟条件,假如不满意条件,触发器状态保持不变;也就是说,只有触发器的时钟条件满意后,才需要代入状态方程和
7、输出方程中进行运算求次态和输出;5画状态图或时序图: 依据状态表可画出电路由现态转换到次态的示意图和在时钟脉冲 CP 作用下,各触发器状态变化的波形图;6描述说明电路的规律功能:归纳总结分析结果,确定电路功能;2. 时序电路分析举例欢迎下载精品学习资源5画状态图和时序图依据表 12-1 可画出图 12-3 a所示的状态图,图12-3 b所示的时序图;图中的 00、01、10、11 分别表示电路的四个状态,箭头表示电路状态的转换方向;箭头上方标注的 / C 为输出值;6归纳总结,确定规律功能;欢迎下载精品学习资源该电路为带进位输出的同步四进制加法计数器电路;2工作原理移位寄存器1单向移位寄存器1
8、2.2 寄存器数码寄存器1电路组成图 12-7 所示为由 4 个 D 触发器组成的4 位右移位寄存器; 这 4 个 D 触发器共用一个时钟脉冲信号,因此为同步时序规律电路;欢迎下载精品学习资源3假设电路初始状态为零,现依次串行输入数码D i 1011,即电路输入数据D i 在第 1、2、3、4 四个 CP 脉冲时依次为1、0、1、1,由此可列出状态表如表12-3 所示;4画出时序图依据表 12-3 可画出时序图如图12-8 所示;欢迎下载精品学习资源5确定电路规律功能从表 12-3 和图 12-8 可知:在图 12-7 所示右移位寄存器电路中, 随着 CP 脉冲的递增, 触发器输入端依次输入数
9、据Di,称为串行输入,输入一个CP 脉冲,数据向右移动一位;这样,在 4 个移位脉冲的作用下,输入的四位串行数码1011 将全部存入寄存器中;移位寄存器中的数码可由Q3Q2Q1Q0 端同时输出,称并行输出,也可以从最右端Q3 依次输出,称串行输出,但这时需要连续输入4 个移位脉冲才能从寄存器中取出存放的4 位数码 1011;也就是说, 串行输出需要经过八个CP 脉冲才能将输入的四个数据全部输出,而并行输出只需要四个 CP 脉冲;2双向移位寄存器既可将数据左移、又可右移的寄存器称为双向移位寄存器;欢迎下载精品学习资源中规模集成移位寄存器欢迎下载精品学习资源1. 规律功能2. 移位寄存器的应用作为
10、一种重要的规律部件,寄存器的应用是多方面的欢迎下载精品学习资源12.3 计数器1. 计数器的概念计数器是数字系统中能累计输入脉冲个数的时序电路;它是由一系列具有储备信息功能的各类触发器和一些掌握门组成的;2. 计数器的功能计数器的基本功能就是运算输入脉冲的个数;计数器是数字系统中应用最广泛的时序规律部件之一,它除了计数以外,仍可以实现计时、定时、分频和自动掌握、信号产生等功能,应用非常广泛;3. 计数器的模计数器累计输入脉冲的最大数目称为计数器的“模 ”,用 M 表示;如 M 3 的计数器,称三进制计数器,又称模3 计数器;因此,计数器的“模”实际上为电路的有效状态数;4. 计数器的分类计数器
11、的种类许多,特点各异,通常有以下几种不同的分类方法1按 CP 脉冲的输入方式,即计数器中触发器翻转是否同步可分为:同步计数器 计数脉冲同时加到全部触发器的时钟信号输入端,使应翻转的触发器同时翻转的计数器;异步计数器 计数脉冲只加到部分触发器的时钟输入端上,而其他触发器的触发信号就由电路内部供应,使应翻转的触发器状态更新有先有后的计数器;2按计数过程中计数器数值的增减可分为:加法计数器 随着计数脉冲的输入作递增计数的电路;减法计数器 随着计数脉冲的输入作递减计数的电路;可逆计数器 又叫加减计数器;在加减掌握信号的作用下,既可递增计数, 也可递减计数的电路;3按计数进制可分为:二进制计数器 按二进
12、制运算规律进行计数的电路;十进制计数器 按十进制运算规律进行计数的电路;其M 10;任意进制计数器 二进制和十进制计数器之外的其他进制计数器;如三进制、 六进制、 五十进制计数器等;异步二进制计数器1. 异步二进制加法计数器欢迎下载精品学习资源4列状态表由于 T触发器只具有翻转功能,因此当时钟脉冲CP 的下降沿到来时,触发器状态将会在 0 和 1 之间变化, 但应同时留意到, 该计数器为异步时序电路,各触发器有效的时钟条件不同,故状态翻转是不同的;现列出状态表如表12-6 所示;5画出状态图和时序图欢迎下载精品学习资源由以上状态表画出状态图如图12-14 a、时序图如图12-14 b所示;6归
13、纳总结,确定该电路的规律功能该电路是一个异步三位二进制八进制加法计数器;2异步二进制减法计数器欢迎下载精品学习资源同步二进制计数器1同步二进制加法计数器欢迎下载精品学习资源3列状态转换真值表三位二进制计数器共有23 8 种取值组合,将每一种取值代入以上各状态方程中运算,求出次态,列状态表如表12-8 所示;4画出状态图和时序图依据上表画出状态图和时序图分别如图12-18 a、b所示;欢迎下载精品学习资源5确定规律功能该电路是一个同步的二进制加法计数器;该计数器通常又称为模8 计数器;2. 同步二进制减法计数器3. 中规模集成二进制计数器常用的集成二进制计数器有74LS191 和 74LS161
14、 ,其中 74LS191 是一种功能比较强的集成四位二进制可逆计数器,而74LS161 就是集成四位二进制同步加法计数器,这里仅以74LS161 为例,争论其芯片功能及使用方法;欢迎下载精品学习资源十进制计数器1. 异步十进制加法计数器异步十进制加法计数器是在四位异步二进制加法计数器的基础上经过适当修改获得的;它跳过了 1010 1111 六个状态, 利用自然二进制数的前十个状态0000 1001 实现十进制计数;图 12-23 是由四个 JK 触发器组成的 8421BCD 码异步十进制计数器的规律图;2. 同步十进制加法计数器欢迎下载精品学习资源3. 集成十进制计数器1中规模同步十进制可逆计数器74LS192欢迎下载精品学习资源2集成异步十进制计数器74LS2903利用集成计数器的异步置构成十进制以内任意计数器0 功能获得任意N 进制计数器74LS290 是集成异步二五十进制计数器,其结构框图和规律功能示意图分别如以下图 12-28 a和图 12-28 b 所示;欢迎下载精品学习资源构成多位任意进制计数器欢迎下载