2022年FPGA交通灯实验报告.pdf

上传人:Che****ry 文档编号:12811169 上传时间:2022-04-26 格式:PDF 页数:14 大小:638.77KB
返回 下载 相关 举报
2022年FPGA交通灯实验报告.pdf_第1页
第1页 / 共14页
2022年FPGA交通灯实验报告.pdf_第2页
第2页 / 共14页
点击查看更多>>
资源描述

《2022年FPGA交通灯实验报告.pdf》由会员分享,可在线阅读,更多相关《2022年FPGA交通灯实验报告.pdf(14页珍藏版)》请在taowenge.com淘文阁网|工程机械CAD图纸|机械工程制图|CAD装配图下载|SolidWorks_CaTia_CAD_UG_PROE_设计图分享下载上搜索。

1、FPGA 交通灯实验报告交通灯实验报告一, 实验目的实现两路信号灯交替亮起,并利用两组数码管分别对两路信号进行倒计时。两路信号时间分别为: V:绿灯 (30S) H:红灯 (35S) 黄灯 (5s) 绿灯 (30S) 红灯 (35S) 黄灯 (5S) 二, 实验步骤建立工程可在欢迎界面点击“Creat a New Project”进入工程建立界面,亦可关闭欢迎界面,点击菜单栏的“File ”,点击“ New Project Wizard ”进入建立工程界面。右侧为建立工程界面,点击 next。精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - -

2、 - - - - - - - -第 1 页,共 14 页 - - - - - - - - - - FPGA 交通灯实验报告在此界面选定工程路径, 取好工程名 , 点击“ Next”。注意:路径中不能有中文, 工程名也不能有中文。一直点击“ Next”进入器件设置界面,DE2-70 开发工具采用精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 2 页,共 14 页 - - - - - - - - - - FPGA 交通灯实验报告的 Cyclone II系列的 EP2C70F896C6N 。点击“ Finish

3、 ” , 完成工程建立1、点击“ File ”,点击“ New ” 选择“ Verilog HDL”2,点击主界面工具栏中的选择“ Verilog HDL”3、写入 verilog 代码。精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 3 页,共 14 页 - - - - - - - - - - FPGA 交通灯实验报告代码如下 : module traffic(Clk_50M,Rst,LedR_H,LedG_H,LedY_H,LedR_V,LedG_V,LedY_V,Seg7_VH,Seg7_VL,Se

4、g7_HH,Seg7_HL,led15); parameter S1=2b00; parameter S2=2b01; parameter S3=2b10; parameter S4=2b11; input Clk_50M,Rst; output LedR_H,LedG_H,LedY_H,LedR_V,LedG_V,LedY_V; output6:0 Seg7_VH,Seg7_VL,Seg7_HH,Seg7_HL; output led15; /-div for 1Hz-start- reg Clk_1Hz; reg 31:0 Cnt_1Hz; always(posedge Clk_50M o

5、r negedge Rst) begin if(!Rst) begin Cnt_1Hz=1; Clk_1Hz=25000000) begin Cnt_1Hz=1; Clk_1Hz=Clk_1Hz; end else Cnt_1Hz=30) 精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 4 页,共 14 页 - - - - - - - - - - FPGA 交通灯实验报告Cnt30=1; else Cnt30=5) Cnt30=1; else Cnt30=30) Cnt30=1; else Cnt30=5

6、) Cnt30=1; else Cnt30=30) CntV=1; else CntV=5) CntV=1; else CntV=35) CntV=1; else CntV=35) CntH=1; else CntH=30) CntH=1; else CntH=5) CntH=1; else CntH29) begin CntDis7:4=3; CntDis3:019) begin CntDis7:4=2; CntDis3:09) begin CntDis7:4=1; CntDis3:0=CntVV - 10; end else CntDis29) begin 精品资料 - - - 欢迎下载

7、- - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 7 页,共 14 页 - - - - - - - - - - FPGA 交通灯实验报告CntDiss7:4=3; CntDiss3:019) begin CntDiss7:4=2; CntDiss3:09) begin CntDiss7:4=1; CntDiss3:0=CntHH - 10; end else CntDiss=30) begin state=5) begin state=30) begin state=5) begin state=S1; end default: 精品资料

8、 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 8 页,共 14 页 - - - - - - - - - - FPGA 交通灯实验报告begin state=S1; end endcase end always(posedge Clk_1Hz) begin case(state) S1: begin stateH=S1; stateV=S1; end S2: begin stateH=S1; stateV=S2; end S3: begin stateH=S2; stateV=S3; end S4: begin

9、stateH=S3; stateV=S3; end endcase end always(posedge Clk_50M or negedge Rst) begin if(!Rst) begin LedR_H=0; LedG_H=0; LedY_H=0; LedR_V=0; LedG_V=0; LedY_V=0; end else begin case(state) 精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 9 页,共 14 页 - - - - - - - - - - FPGA 交通灯实验报告S1:

10、 begin LedR_H=1; LedG_H=0; LedY_H=0; LedR_V=0; LedG_V=1; LedY_V=0; end S2: begin LedR_H=1; LedG_H=0; LedY_H=0; LedR_V=0; LedG_V=0; LedY_V=1; end S3: begin LedR_H=0; LedG_H=1; LedY_H=0; LedR_V=1; LedG_V=0; LedY_V=0; end S4: begin LedR_H=0; LedG_H=0; LedY_H=1; LedR_V=1; LedG_V=0; LedY_V=0; end default

11、: begin LedR_H=0; LedG_H=0; LedY_H=0; LedR_V=0; LedG_V=0; LedY_V=0; 精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 10 页,共 14 页 - - - - - - - - - - FPGA 交通灯实验报告end endcase end end assign led15=state; endmodule module SEG7_LUT ( oSEG,iDIG ); input 3:0 iDIG; output 6:0 oSEG; reg 6

12、:0 oSEG; always (iDIG) begin case(iDIG) 4h1: oSEG = 7b1111001; / -t- 4h2: oSEG = 7b0100100; / | | 4h3: oSEG = 7b0110000; / lt rt 4h4: oSEG = 7b0011001; / | | 4h5: oSEG = 7b0010010; / -m- 4h6: oSEG = 7b0000010; / | | 4h7: oSEG = 7b1111000; / lb rb 4h8: oSEG = 7b0000000; / | | 4h9: oSEG = 7b0011000; /

13、 -b- 4ha: oSEG = 7b0001000; 4hb: oSEG = 7b0000011; 4hc: oSEG = 7b1000110; 4hd: oSEG = 7b0100001; 4he: oSEG = 7b0000110; 4hf: oSEG = 7b0001110; 4h0: oSEG = 7b1000000; endcase end endmodule 编译工程保存文件 ,将文件放在所建工程所在路径下点击主界面工具栏中的图标也可点击菜单栏中“Processing ”,点击“ Start Compilation”精品资料 - - - 欢迎下载 - - - - - - - -

14、- - - 欢迎下载 名师归纳 - - - - - - - - - -第 11 页,共 14 页 - - - - - - - - - - FPGA 交通灯实验报告分配关键如下 : Clk_50M Input PIN_AD15 LedG_H Output PIN_AD9 LedG_V Output PIN_AJ6 LedR_H Output PIN_AJ7 ) LedR_V Output PIN_AJ5 ) LedY_H Output PIN_AD8 LedY_V Output PIN_AK5 Rst Input PIN_AA23 Seg7_HH6 Output PIN_G1 Seg7_HH5

15、Output PIN_H3 Seg7_HH4 Output PIN_H2 Seg7_HH3 Output PIN_H1 Seg7_HH2 Output PIN_J2 Seg7_HH1 Output PIN_J1 Seg7_HH0 Output PIN_K3 Seg7_HL6 Output PIN_E4 Seg7_HL5 Output PIN_F4 Seg7_HL4 Output PIN_G4 Seg7_HL3 Output PIN_H8 Seg7_HL2 Output PIN_H7 Seg7_HL1 Output PIN_H4 Seg7_HL0 Output PIN_H6 Seg7_VH6 O

16、utput PIN_AD17 Seg7_VH5 Output PIN_AF17 7Seg7_VH4 Output PIN_AE17 7Seg7_VH3 Output PIN_AG16 Seg7_VH2 Output PIN_AF16 7Seg7_VH1 Output PIN_AE16 7Seg7_VH0 Output PIN_AG13 精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 12 页,共 14 页 - - - - - - - - - - FPGA 交通灯实验报告Seg7_VL6 Output PI

17、N_AD12 Seg7_VL5 Output PIN_AD11 Seg7_VL4 Output PIN_AF10 8Seg7_VL3 Output PIN_AD10 Seg7_VL2 Output PIN_AH9 8 Seg7_VL1 Output PIN_AF9 8 Seg7_VL0 Output PIN_AE8 8 烧写代码在管脚配置完成后,还需将工程再编译一次,成功后 ,点击主界面工具栏中的亦可点击主界面菜单栏中“Tools”,点击“ Programmer”进入代码烧写界面后,点击“ Start”,当“ Progress”为100%时,表示烧写完成 ,这就是可观察DE2-70 板现象获得

18、预期的效果,两组的信号红黄绿灯交替切换,计数器记为零时信号灯切换状态,红灯 35s,黄灯 5s,绿灯 30s。精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 13 页,共 14 页 - - - - - - - - - - FPGA 交通灯实验报告三, 心得体会通过本次实验初步了解了EDA技术 ,熟悉了 FPGA开发板的开发流程 ,锻炼了动手能力。精品资料 - - - 欢迎下载 - - - - - - - - - - - 欢迎下载 名师归纳 - - - - - - - - - -第 14 页,共 14 页 - - - - - - - - - -

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 教育专区 > 高考资料

本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知淘文阁网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

工信部备案号:黑ICP备15003705号© 2020-2023 www.taowenge.com 淘文阁